
Add to Cart
Max 7000
Família do dispositivo de lógica programável
■ de capacidade elevada, dispositivos de lógica programável EEPROM-baseados (PLDs) baseado na arquitetura de segunda geração de MAX®
programmability (ISP) do em-sistema do ■ 5.0-V através da relação comum disponível em dispositivos do max 7000S – circuitos de (JTAG) do grupo de ação do teste do padrão 1149,1 incorporados de IEEE do ISP compatíveis com padrão 1532 de IEEE
O ■ inclui dispositivos de 5.0-V max 7000 e dispositivos ISP-baseados 5.0-V do max 7000S
Circuitos incorporados de (BST) do teste da limite-varredura do ■ JTAG em dispositivos de MAX7000S com 128 ou mais macrocells
Família completa do ■ EPLD com as densidades da lógica que variam de 600 a 5.000 portas úteis (veja as tabelas 1 e 2)
a lógica do pino-à-pino do ns do ■ 5 atrasa com até as frequências 175.4-MHz contrárias (que incluem a interconexão)
dispositivos PCI-complacentes do ■ disponíveis
Para obter informações sobre do em-sistema os dispositivos programáveis de 3.3-V max 7000A ou de 2.5-V max 7000B, consideram a folha de dados da família do dispositivo de lógica programável do max 7000A ou a folha de dados da família do dispositivo de lógica programável do max 7000B.
Descrição geral
O max de 7000 famílias de PLDs high-density, de capacidade elevada é baseado na arquitetura de segunda geração do max de Altera. Fabricado com tecnologia avançada do CMOS, o max EEPROM-baseado de 7000 famílias fornece 600 a 5.000 portas úteis, ISP, atrasos do pino-à-pino tão rapidamente quanto 5 ns, e velocidades contrárias de até 175,4 megahertz. Os dispositivos do max 7000S nas -5, -6, -7, e -10 categorias da velocidade assim como em dispositivos do max 7000 e do max 7000E em categorias da velocidade de -5, de -6, de -7, de -10P, e de -12P cumprem com a especificação especial do ônibus local do PCI do grupo de interesse do PCI (SIG do PCI), revisão 2,2. Veja a tabela 3 para categorias disponíveis da velocidade.
Diagrama de bloco do dispositivo EPM7032, EPM7064 & EPM7096 da figura 1.