
Add to Cart
TUSB3410 USB AO CONTROLADOR DA PORTA DE SÉRIE
descrição 1.Controller
O TUSB3410 fornece a construção de uma ponte sobre entre um porta usb e uma porta de série aumentada de UART. O TUSB3410 contém toda a lógica necessária para comunicar-se com o computador de anfitrião usando o ônibus de USB. Contém uma unidade de 8052 microcontroladores (MCU) com bytes 16K de RAM que pode ser carregado do anfitrião ou da memória a bordo externo através de um ônibusde I2 C. Igualmente contém os bytes 10K da ROM que permite que o MCU configure o porta usb no tempo da bota. O código da ROM igualmente contém um carregadorde bota de I2 C. Todo o dispositivo funciona como o comando que descodifica, instalação de USB de UART, e o relatório de erro é controlado pelos firmware internos de MCU sob a égide do anfitrião do PC.
O TUSB3410 pode ser usado para construir uma relação entre um dispositivo periférico de série do legado e um PC com porta usb, tais como um PC legado-livre. Uma vez que configurados, os fluxos de dados do anfitrião ao TUSB3410 através de USB PARA FORA comandam e então para fora do TUSB3410 na linha de SOUT. Inversamente, fluxos de dados no TUSB3410 na linha do PECADO e então no anfitrião através de USB nos comandos.
Figura 1-1. Fluxo de dados
Figura 1-2. Diagrama de bloco USB-à-de série do controlador (do monocanal)
2. Características principais
2,1 características de USB
• Inteiramente complacente com USB 2,0 especificações da velocidade máxima
• Apoia a taxa de dados de 12-Mbps USB (a velocidade máxima)
• Os apoios USB suspendem, recomeçam, e operações remotas da excitação
• Apoios dois modos da fonte de energia:
– modo Ônibus-posto
– modo Auto-posto
• Podem apoiar um total de 3 entrados e 3 (interrupção, volume) valores-limite output
2,2 características gerais
• Microcontrolador 8052 integrado com
– 256 × 8 RAM para dados internos
– 10K ROM do × 8 (com o carregador de bota de USB e de I2C)
– 16K × 8 RAM para o espaço do código loadable do anfitrião ou do porto de I2C
– 2K × 8 RAM compartilhado usado para amortecedores de dados e blocos (EDB) do descritor do valor-limite
– Quatro pinos de GPIO 8052 do porto 3
– Controlador mestre de I2C para o acesso do dispositivo de EEPROM
– MCU opera-se em 24 megahertz que fornecem 2 MIPS de operação
– temporizador de 128 Senhoras cão de guarda
• Controlador de acesso direto da memória de dois canais incorporado para o I/O do volume de USB/UART
• Opera-se de um cristal 12-MHz
• Os apoios USB suspendem e recomeçam
• Apoia de alerta remoto
• Disponível 32 no pino LQFP
• a operação 3.3-V com a tensão de funcionamento do núcleo 1.8-V forneceu pelo regulador de tensão da em-microplaqueta 1.8-V
2,3 aumentou características de UART
• Controle de fluxo do software/hardware:
– Caráteres programáveis de Xon/Xoff
– Auto-RTS/DTR e Auto-CTS/DSR programáveis
• Controle automático do transceptor de RS485-bus, com e sem o eco
• Modo selecionável de IrDA para transferência de até 115,2 kbps
• Taxa de transmissão selecionável do software de 50 a uma baud de 921,6 k
• Características programáveis da de série-relação
– 5-, 6-, 7-, ou caráteres de 8 bits
– Detecção mesmo, nenhumas do paridade-bocado geração impares, ou e
– 1, 1,5-, ou geração do bocado 2-Stop
• Linha geração da ruptura e detecção 2-2
• Capacidades internas do teste e do laço de retorno
• o Modem-controle funciona (CTS, RTS, DSR, DTR, RI, e DCD)
• Capacidade interna dos diagnósticos
– Controle do laço de retorno para o isolamento da relação-falha das comunicações
– Ruptura, paridade, excedente, simulação do moldar-erro
2,4 informação de Pinout
Tabela 2-1. Funções terminais
TERMINAL | I/O | DESCRIÇÃO | |
NOME | NÃO. | ||
CLKOUT | 22 | O | Saída de pulso de disparo (controlada por CLKOUTEN e por CLKSLCT no registro de MODECNFG (veja a seção 5.1.5 e a nota 1) |
CTS | 13 | Mim | UART: O espaço livre a envia (veja a nota 4) |
DCD | 15 | Mim | UART: O portador dos dados detecta (veja a nota 4) |
DM | 7 | I/O | Dados diferenciais do porta usb ascendente menos |
DP | 6 | I/O | Dados diferenciais do porta usb ascendente mais |
DSR | 14 | Mim | UART: Série de dados pronta (veja a nota 4) |
DTR | 21 | O | UART: Pronto terminal de dados (veja a nota 1) |
Terra | 8, 18, 28 | Terra | Terra de Digitas |
P3.0 | 32 | I/O | Port-3.0 (veja as notas 3, 4, 5, e 8) |
P3.1 | 31 | I/O | Port-3.1 (veja as notas 3, 4, 5, e 8) |
P3.3 | 30 | I/O | Port-3.3 (veja as notas 3, 4, 5, e 8) |
P3.4 | 29 | I/O | Port-3.4 (veja as notas 3, 4, 5, e 8) |
PUR | 5 | O | Levante a conexão do resistor (veja a nota 2) |
RESTAURAÇÃO | 9 | Mim | Sinal de restauração mestre do controlador (veja a nota 4) |
RI/CP | 16 | Mim | UART: Indicador do anel (veja a nota 4) |
RTS | 20 | O | UART: Peça para enviar (veja a nota 1) |
LCC | 11 | O | Domine o controladorde I2 C: sinal de pulso de disparo (veja a nota 1) |
SDA | 10 | I/O | Domine o controladorde I2 C: sinal de dados (veja as notas 1 e 5) |
SIN/IR_SIN | 17 | Mim | UART: Entrada de dados de série de série dos dados de entrada/IR (veja a nota 6) |
SOUT/IR_SOUT | 19 | O | UART: Saída de dados de série de série dos dados de saída/IR (veja a nota 7) |
SUSPENDA | 2 | O | Suspenda o sinal da circunstância (veja a nota 3) |
TEST0 | 23 | Mim | Teste a entrada (para o teste de fábrica somente) (veja a nota 5) |
TEST1 | 24 | Mim | Teste a entrada (para o teste de fábrica somente) (veja a nota 5) |
VCC | 3, 25 | PWR | 3,3 V |
VDD18 | 4 | PWR | fonte 1.8-V. Um regulador de tensão interno gera esta tensão de fonte quando o terminal VREGEN é afirmado. Quando VREGEN deasserted, 1,8 V devem ser fornecidos externamente. |
VREGEN | 1 | Mim | Este ativo-baixo terminal é usado para permitir o 3.3-V ao regulador de tensão 1.8-V no núcleo. |
EXCITAÇÃO | 12 | Mim | Pino de alerta remoto do pedido. Quando baixo, acorda o sistema (veja a nota 5) |
X1/CLKI | 27 | Mim | entrada 12-MHz de cristal ou entrada de pulso de disparo |
X2 | 26 | O | saída do cristal 12-MHz |
NOTAS:
1. 3-state CMOS output (movimentação/dissipador de ±4-mA)
2. 3-state CMOS output (movimentação/dissipador de ±8-mA)
3. 3-state CMOS output (movimentação/dissipador de ±12-mA)
4. TTL-compatível, entrada da histerese
5. TTL-compatível, entrada da histerese, com pullup interno do active 100-µA
6. entrada TTL-compatível sem histerese, com pullup interno do active 100-µA
7. Normal ou modo do IR: 3 estado CMOS output (movimentação/dissipador de ±4-mA)
8. O MCU trata as saídas como o dreno aberto datilografa dentro que a saída pode ser conduzida baixo continuamente, mas um a rendimento elevado é conduzido para dois ciclos de pulso de disparo e então a saída tristated.