
Add to Cart
Características
■ de capacidade elevada, dispositivos de lógica programável EEPROM-baseados (PLDs) baseado na arquitetura de segunda geração de MAX®
programmability (ISP) do em-sistema do ■ 5.0-V através da relação comum disponível em dispositivos do max 7000S – circuitos de (JTAG) do grupo de ação do teste do padrão 1149,1 incorporados de IEEE do ISP compatíveis com padrão 1532 de IEEE
O ■ inclui dispositivos de 5.0-V max 7000 e dispositivos ISP-baseados 5.0-V do max 7000S
Circuitos incorporados de (BST) do teste da limite-varredura do ■ JTAG em dispositivos de MAX7000S com 128 ou mais macrocells
Família completa do ■ EPLD com as densidades da lógica que variam de 600 a 5.000 portas úteis (veja as tabelas 1 e 2)
a lógica do pino-à-pino do ns do ■ 5 atrasa com até as frequências 175.4-MHz contrárias (que incluem a interconexão)
dispositivos PCI-complacentes do ■ disponíveis
Diagrama de bloco do dispositivo EPM7032, EPM7064 & EPM7096 da figura 1.
Segurança do projeto
Todos os dispositivos do max 7000 contêm uma segurança programável mordidos que acesso dos controles aos dados programados no dispositivo. Quando este bocado é programado, um projeto proprietário executado no dispositivo não pode ser copiado ou recuperado. Esta característica fornece um nível elevado de segurança do projeto porque os dados programados dentro das pilhas de EEPROM são invisíveis. A segurança mordeu que os controles esta função, assim como todos dados programados restantes, estão restaurados somente quando o dispositivo reprogrammed.