(1) compatível com tensão ou atraso de propagação 2) 50ns atual das topologias do modo (à saída
(3) frequências de comutação da operação prática (às saídas duplas 4) altamente atuais do totem 1MHz (pico 1.5A)
(5) lógica inteiramente travada larga do amplificador do erro da largura de banda (6) com supressão dobro do pulso
(7) que limita corrente do Pulso-por-pulso (de 8) o começo macio/controle máximo do ciclo de dever
o fechamento da Sob-tensão (de 9) com a histerese (10) baixa começa acima a corrente (1.1mA)
DESCRIÇÃO
A família UC1825 do controle CI de PWM é aperfeiçoada para aplicações comutadas alta frequência da fonte de alimentação do modo. O cuidado particular foi dado aos atrasos de propagação de minimização através dos comparadores e dos circuitos da lógica ao maximizar a taxa da largura de banda e de pântano do amplificador do erro. Este controlador é projetado para o uso em sistemas do modo do atual-modo ou da tensão com a capacidade para a reação da tensão de entrada.
Os circuitos da proteção incluem um comparador de limite atual com um ponto inicial 1V, um porto compatível da parada programada de TTL, e um pino macio do começo que dobre como uma braçadeira máxima do ciclo de dever. A lógica é travada inteiramente para fornecer livre a operação do tremor e para proibir pulsos múltiplos em uma saída. Uma seção do fechamento da sob-tensão com o 800mV da histerese assegura baixo começa acima a corrente. Durante o fechamento da sob-tensão, as saídas são impedância alta.
Estes dispositivos caracterizam as saídas do totem projetadas à fonte e afundam correntes máximas altas das cargas capacitivas, tais como a porta de um MOSFET do poder. O estado é projetado sobre como um nível elevado.
Considerações da disposição da placa de circuito impresso
Os circuitos de alta velocidade exigem a muita atenção à disposição e à colocação componente. Para assegurar o desempenho apropriado do UC1825 siga estas regras: 1) Use um plano à terra. 2) Umidade ou energia indutiva parasítica do pontapé da braçadeira da porta de MOSFETs conduzidos. Não reserve out-put os pinos para soar debaixo da terra. Uma série bloqueia o resistor ou uma derivação diodo de 1 ampère Schottky no pino da saída servirá.
Pacote
|
QJA
|
QJC
|
DIL-16J
|
80-120
|
28(2)
|
DIL-16N
|
90(1)
|
45
|
PLCC-20
|
43-75(1)
|
34
|
LCC-20
|
70-80
|
20(2)
|
SOIC-16 |
50-120(1)
|
35 |
