DESCRIÇÕES GERAIS
A memória Flash de série de W25Q128FV (128M-bit) fornece uma solução do armazenamento para sistemas o espaço, os pinos e o poder limitados. A série 25Q oferece a flexibilidade e o desempenho bem além dos dispositivos instantâneos de série ordinários. São ideais para o código que sombreia a RAM, executando o código diretamente de duplo/quadrilátero SPI (XIP) e armazenando a voz, o texto e os dados. O dispositivo opera sobre um único 2.7V à fonte de alimentação 3.6V com consumo atual tão baixo quanto o active 4mA e o 1µA para o poder-para baixo. Todos os dispositivos são oferecidos em pacotes da espaço-economia.
A disposição de W25Q128FV é organizada em 65.536 páginas programáveis de 256 bytes cada um. Até 256 bytes podem ser programados em um momento. As páginas podem ser apagadas nos grupos de 16 (erase do setor 4KB), nos grupos de 128 (erase do bloco 32KB), nos grupos de 256 (erase do bloco 64KB) ou na microplaqueta inteira (erase da microplaqueta). O W25Q128FV tem 4.096 setores apagáveis e 256 blocos apagáveis respectivamente. Os setores 4KB pequenos permitem a maior flexibilidade nas aplicações que exigem o armazenamento dos dados e do parâmetro. (Veja figura 2.)
O apoio de W25Q128FV a relação periférica de série padrão (SPI), I/O SPI Dual/quadrilátero assim como relação periférica (QPI) do quadrilátero do ciclo de instrução de 2 pulsos de disparo: Pulso de disparo de série, dados seletos, de série I/O0 (DI) da microplaqueta, I/O1 (FAÇA), I/O2 (/WP), e I/O3 (/HOLD). As frequências de pulso de disparo de SPI até de 104MHz são reservar apoiada
taxas de pulso de disparo equivalentes de 208MHz (104MHz x 2) para I/O duplo e 416MHz (104MHz x 4) para o I/O do quadrilátero ao usar as instruções lidas rápidas duplas/do quadrilátero do I/O e QPI. Estas taxas de transferência podem outperform 8 assíncronos padrão e memórias Flash paralelas de 16 bits. O modo lido contínuo permite eficiente
acesso de memória com os somente 8 pulsos de disparo das instrução-despesas gerais para ler uns 24 endereços de bocado, permitindo XIP verdadeiro
(execute no lugar) operação. Um pino da posse, escreve - proteja o pino e programável escreva a proteção, com parte superior ou o controle da disposição da parte inferior, fornece uma flexibilidade mais adicional do controle. Adicionalmente, registro o fabricante dos apoios JEDEC do dispositivo e da identificação e do SFDP padrão do dispositivo, um número de série original 64-bit e três 256 registros da segurança dos bytes
CARACTERÍSTICAS
•Família nova de memórias de SpiFlash
(1) W25Q128FV: 128M-bit/16M-byte (2) SPI padrão: CLK, /CS, DI, FAZEM, /WP, software de /Hold (3) & restauração do hardware
•Flash da série do desempenho o mais alto
(1) 104MHz escolhe, 2) 208/416MHz Dual/SPI do quadrilátero (a taxa de transferência de dados 3) 50MB/S contínua equivalente dupla/do quadrilátero SPI dos pulsos de disparo (
(4) mais de 100.000 os ciclos apagam/programas (5) uma retenção de mais de 20 dados do ano
•“Contínuo eficiente lido” e modo de QPI
(1) ontinuous lido com o envoltório 8/16/32/64-Byte (2) somente 8 pulsos de disparo para endereçar a relação periférica (QPI) do quadrilátero da memória (3) reduzem-se
•instrução aérea
(1) permite a operação verdadeira de XIP (execute no lugar) (2) Outperforms o flash X16 paralelo
PIN NÃO. |
NOME DE PIN
|
I/O
|
FUNÇÃO
|
1 |
/CS
|
Mim
|
Entrada seleta da microplaqueta |
2 |
FAÇA (IO1)
|
I/O
|
Saída de dados (entrada/saída 1 dos dados)
|
3 |
/WP (IO2)
|
I/O |
Escreva - proteja a entrada (entrada/saída 2 dos dados) |
4 |
Terra |
/ |
Terra |

