
Add to Cart
DESCRIÇÃO GERAL
GL852 é as soluções brandnew do cubo da lógica de Genesys que cumprem inteiramente com a revisão 2,0 da especificação do ônibus de série universal. Esta série inclui GL852.
GL852 encaixa um processador de 8 bits do RISC para manipular os registros do controle/estado e para responder aos pedidos do anfitrião de USB. Os firmware de GL852 controlarão seu I/O (GPIO) do uso geral para alcançar o EEPROM externo e para responder então ao anfitrião o PID e o VID personalizados configuraram no EEPROM externo. Os ajustes de defeito na ROM interna da máscara são respondidos ao anfitrião sem ter EEROM externo. GL852 é projetado para clientes com muita flexibilidade. Os ajustes mais complicados tais como o PID, o VID, e o número de ajustes a jusante dos portos são conseguidos facilmente programando o EEPROM externo (referência. ao capítulo 5).
Cada porto a jusante de GL852 apoia (verde/âmbar) o diodo emissor de luz de duas cores do estado para indicar estado normal/anormal.
Para cumprir inteiramente a exigência do desempenho, a série GL852 é uma solução múltipla do cubo do TT para fornecer para baixo cada porto de córrego um TT. Com o TT dedicado em cada um para baixo o porto de córrego, GL852 pode fornecer o melhor desempenho conecta mesmo com diversos dispositivos completos/de baixa velocidade e operações deconsumo pesadas do corredor simultaneamente.
Nome do produto | Nome do produto | Modo do poder | Apoio do diodo emissor de luz |
GL852 | 64LQFP | Indivíduo/grupo | Verde/âmbar |
GL852 | 48LQFP | Indivíduo/grupo | Verde/âmbar |
GL852 | 48QFN | Indivíduo/grupo | Verde/âmbar |
CARACTERÍSTICAS
• Complacente à revisão 2,0 da especificação de USB
portos a jusante do − 4
O porto ascendente do − apoia (HS) de alta velocidade e o tráfego de (FS) da velocidade máxima
Do − os portos rio abaixo apoiam o HS, o FS, e o tráfego de baixa velocidade de (LS)
tubulação do controle do − 1 (valor-limite 0, carga útil de 64 dados do byte) e 1 tubulação da interrupção
(valor-limite 1, 1 carga útil dos dados do byte) − para trás - compatível à revisão 1,1 da especificação de USB
• microprocessador de 8 bits da Em-microplaqueta
− RISC-como a arquitetura
Grupo de instrução aperfeiçoado USB do −
Execução dupla da instrução do ciclo do −
Desempenho do −: 6 MIPS @ de 12MHz
− com ROM RAM e 2K interna byte de 64
− PID personalizado apoio, VID por EEPROM externo de leitura
Configuração a jusante do porto do apoio do − por EEPROM externo de leitura
• Tradutor (MTT) da transação múltipla
O − MTT fornece lógicas respectivas do controle do TT para cada porto a jusante. Esta é uma escolha melhor do desempenho para o cubo de USB 2,0.