Anterwell Technology Ltd.

Anterwell Technology Ltd. Large Original stock of IC Electronics Components, Transistors, Diodes etc. High Quality, Reasonable Price, Fast Delivery.

Manufacturer from China
Dos Estados-Site
9 Anos
Casa / Produtos / Programmable IC Chips /

A placa de circuito EPM3128ATC144-10 programável IC programável lasca a família do dispositivo de lógica programável

Contate
Anterwell Technology Ltd.
Cidade:shenzhen
Província / Estado:guangdong
País / Região:china
Pessoa de contato:MissSharon Yang
Contate

A placa de circuito EPM3128ATC144-10 programável IC programável lasca a família do dispositivo de lógica programável

Pergunte o preço mais recente
Número de modelo :EPM3128ATC144-10
Lugar de origem :Fábrica original
Quantidade de ordem mínima :10pcs
Termos do pagamento :T / T, Western Union, Paypal
Capacidade da fonte :8200PCS
Tempo de entrega :dia 1
Detalhes de empacotamento :contacte-me por favor para detalhes
Tensão de fonte :– 0,5 a 4,6 V
Tensão de entrada da C.C. :– 2,0 a 5,75 V
Corrente de saída da C.C., pelo pino :– 25 a 25 miliampères
A temperatura de armazenamento :– 65 150 ao ° C
Temperatura ambiente :– 65 135 ao ° C
Temperatura de junção :135 ° C
more
Contate

Add to Cart

Encontre vídeos semelhantes
Ver descrição do produto

 
Família do dispositivo de lógica programável do max 3000A
Características
O ■ de capacidade elevada, o CMOS barato EEPROM-baseou dispositivos de lógica programável (PLDs) construído em uma arquitetura de MAX®
programmability (ISP) do em-sistema do ■ 3.3-V através da relação comum com capacidade detravamento avançada – circuitos de (JTAG) do grupo de ação do teste do padrão 1149,1 incorporados de IEEE do ISP complacentes com padrão 1532 de IEEE
Circuitos incorporados de (BST) do teste da limite-varredura do ■ complacentes com padrão 1149.1-1990 de IEEE
O ■ aumentou características do ISP: – Algoritmo aumentado do ISP para mais rapidamente programar – bocado de ISP_Done para assegurar a programação completa – levante o resistor nos pinos do I/O durante a programação do em-sistema
■ PLDs highdensity que varia de 600 a 10.000 portas úteis
a lógica do pino-à-pino do ns do ■ 4,5 atrasa com frequências contrárias de até 227,3 megahertz
Relação do I/O de MultiVoltTM do ■ permitindo o núcleo do dispositivo de correr em 3,3 V, quando os pinos do I/O forem compatíveis com níveis da lógica 5.0-V, 3.3-V, e 2.5-V
Contagens de Pin do ■ que variam de 44 a 256 em uma variedade de bloco liso (TQFP) do quadrilátero fino, no bloco liso (PQFP) do quadrilátero plástico, no portador de microplaqueta plástico da J-ligação (PLCC), e em pacotes FineLine de BGATM
Apoio quente-socketing do ■
Da disposição programável da interconexão do ■ estrutura contínua do roteamento de (PIA) para o desempenho rápido, predizível
Variação da temperatura industrial do ■
PCI do ■ compatível
arquitetura Ônibus-amigável do ■ que inclui o controle programável da pântano-taxa
opção de saída do Aberto-dreno do ■
Os flip-flops programáveis do macrocell do ■ com claro individual, pré-ajuste, pulso de disparo, e pulso de disparo permitem controles
Modo programável da poder-economia do ■ para uma redução do poder sobre de 50% em cada macrocell
Distribuição configurável do produto-termo do expansor do ■, permitindo até 32 termos do produto pelo macrocell
Bocado programável da segurança do ■ para a proteção de projetos proprietários
O ■ aumentou as características arquitetónicas, incluindo: – 6 ou 10 fixam ou a saída lógica-conduzida permite os sinais – dois sinais de pulso de disparo globais com inversão opcional – recursos aumentados da interconexão para o routability melhorado – controle programável da pântano-taxa da saída
Apoio do projeto de software do ■ e lugar-e-rota automática fornecida por sistemas de desenvolvimento de Altera para PCes baseados no Windows e Sun SPARCstations, e HP 9000 séries 700/800 de estação de trabalho
A entrada do projeto do ■ e o apoio adicionais da simulação forneceram EDIF 2 por 0 0 e 3 arquivos de 0 0 netlist, por biblioteca dos módulos parameterized (LPM), por Verilog HDL, VHDL, e outras relações às ferramentas populares de EDA dos fabricantes da terceira tais como a cadência, a lógica do Exemplar, os gráficos do mentor, o OrCAD, o Synopsys, o Synplicity, e o VeriBest
O apoio de programação do ■ com a unidade de programação mestra (MPU) de Altera, comunicações de MasterBlasterTM cabografa, do porta paralela de ByteBlasterMVTM cabo da transferência, de transferência de BitBlasterTM cabo de série assim como hardware de programação dos fabricantes da terceira e todo o verificador no circuito que apoiar de (STAPL) padrão do teste e da linguagem de programação de JamTM os arquivos (.jam), os arquivos do Byte-código do doce STAPL (.jbc), ou os arquivos de série do formato do vetor (.svf)
Descrição funcional
A arquitetura do max 3000A inclui os seguintes elementos:
A disposição de lógica do ■ obstrui (LABs)
■ Macrocells
Termos do produto do expansor do ■ (compartilhável e paralelo)
Disposição programável (PIA) da interconexão do ■
Blocos de controle do I/O do ■
A arquitetura do max 3000A inclui quatro entradas dedicadas que podem ser usadas como entradas de uso geral ou como sinais de controle de alta velocidade, globais (o pulso de disparo, o espaço livre, e dois output permitem sinais) para cada macrocell e pino do I/O. Figura 1 mostra a arquitetura de dispositivos do max 3000A.
Figura 1. diagrama de bloco do dispositivo do max 3000A
A placa de circuito EPM3128ATC144-10 programável IC programável lasca a família do dispositivo de lógica programável
Nota: (1) os dispositivos de EPM3032A, de EPM3064A, de EPM3128A, e de EPM3256A têm seis output permitem. Os dispositivos de EPM3512A têm 10 output permitem.
Avaliações máximas absolutas do dispositivo do max 3000A

SímboloParâmetroCircunstânciasMinutoMáximoUnidade
VCENTÍMETRO CÚBICOTensão de fonteNo que diz respeito à terra (1)– 0,54,6V
VITensão de entrada da C.C.-2,05,75V
MIMPARA FORACorrente de saída da C.C., pelo pino – 2525miliampère
TSTGTemperatura de armazenamentoNenhuma polarização– 65150° C
TATemperatura ambientalSob a polarização– 65135° C
TJTemperatura de junçãoPacotes de PQFP e de TQFP, sob a polarização 135° C

Nota:
(1) a tensão de entrada mínima da C.C. é – 0,5 V. Durante transições, as entradas pode o undershoot – 2,0 V ou overshoot a 5,75 V para correntes de entrada menos de 100 miliampères e períodos mais curto de 20 ns.
 
 
 
Oferta conservada em estoque (venda quente)

Número da peça.Q'tyMFGD/CPacote
MBC13900NT113775FREESCAL16+ÉBRIO
ATTINY13A-PU3300ATMEL14+DIP-8
LM317AEMP10000NSC14+SOT-223
MC9S08SH4CTG4690FREESCALE10+TSSOP
MC9S08GT8AMFBE4588FREESCALE15+QFP
LM2595S-3.36580NSC14+TO-263
MMBTA06LT1G20000EM16+SOT-23
PLACE16V8H-15JC/410740AMD14+PLCC
LP621024DM-70LLF1362AMIC15+SOP-32
MAX1232CSA10000MÁXIMA16+CONCESSÃO
CY62148ELL-45ZSXI2212CYPRESS11+TSOP32
PL2303RA1000PROLÍFICO15+SSOP-28
PXAG49KBBD2000PHI04+QFP-44
MC9S08QD2CSC4636FREESCALE13+SOIC
XC95144XL-10TQG100C119XILINX15+TQFP100
PIC18F1220-I/SO4688MICROCHIP10+CONCESSÃO
NZL6V8AXV3T1G40000EM16+SOT-523
NC7SZ38P5X40000FAIRCHILD16+SOT-353
MMBT6427LT1G20000EM16+SOT-23
LNK626DG4878PODER13+SOP-7
NCP1402SN50T1G11200EM11+SOT23-5

 
 
 
 

Inquiry Cart 0