Grupo de ChongMing (HK) Co. internacional, Ltd

CHONGMING GROUP (HK) INT'L CO., LTD.

Manufacturer from China
Dos Estados-activa
3 Anos
Casa / Produtos / Flash Memory IC Chip /

Programa programável do campo do ICS da lógica de EP3C40F324C8N EP3C40F484C8 EP3C40F484C8N EP3C40F484I7N EP3C40F780C6N EP3C40Q240C8N

Contate
Grupo de ChongMing (HK) Co. internacional, Ltd
Cidade:shenzhen
País / Região:china
Pessoa de contato:MsDoris Guo
Contate

Programa programável do campo do ICS da lógica de EP3C40F324C8N EP3C40F484C8 EP3C40F484C8N EP3C40F484I7N EP3C40F780C6N EP3C40Q240C8N

Pergunte o preço mais recente
Number modelo :EP3C40F324C8N
Quantidade de ordem mínima :Contacte-nos
Termos do pagamento :Paypal, Western Union, TT
Capacidade da fonte :50000 partes pelo dia
Prazo de entrega :Os bens serão enviados no prazo de 3 dias receberam uma vez o fundo
Detalhes de empacotamento :QFP
Descrição :Disposição de porta programável do campo de Cyclone® III (FPGA) IC 195 1161216 39600 324-BGA
Peso de unidade :0,056438 onças
Subcategoria :Lógica programável CI
Memória total :bocado 1161216
Tipo de produto :FPGA - Disposição de porta programável do campo
Umidade sensível :SIM
Frequência de funcionamento máxima :315 MHz
more
Contate

Add to Cart

Encontre vídeos semelhantes
Ver descrição do produto

Programa programável do campo do ICS da lógica de EP3C40F324C8N EP3C40F484C8 EP3C40F484C8N EP3C40F484I7N EP3C40F780C6N EP3C40Q240C8N

O mais baixo poder FPGAs

  • Consumo da mais baixa potência com fluxo poder-ciente da tecnologia de processamento da baixa potência de TSMC e do projeto de Altera®
  • A operação da baixa potência oferece os seguintes benefícios:

    • Vida da bateria prolongada para aplicações portáteis e handheld

    • Custos de sistema de refrigeração reduzidos ou eliminados

    • Operação em ambientes termicamente-desafiados

  • Apoio quente-socketing da operação

Característica de segurança do projeto

Os dispositivos do ciclone III LS oferecem as seguintes características de segurança do projeto:

  • Segurança da configuração usando o padrão avançado da criptografia (AES) com chave temporária de 256 bocados

  • Distribuindo a arquitetura aperfeiçoada para o fluxo da separação do projeto com o software de Quartus® II

■O fluxo da separação do projeto consegue o isolamento físico e funcional entre separações do projeto

  • Capacidade para desabilitar o porto externo de JTAG

  • Indicador do ciclo da detecção de erro (ED) a retirar o núcleo

    • Fornece uma passagem ou falham o indicador em cada ciclo do ED

    • Fornece a visibilidade sobre a mudança intencional ou involuntária da configuração

      bocados da memória de acesso aleatório (COMPRIMIR)

  • A capacidade para executar o zeroization para cancelar índices da lógica de FPGA, COMPRIME, memória encaixada, e chave de AES

  • O oscilador interno permite capacidades do monitor e do exame médico completo de sistema

    Integração de sistemas aumentada

    • Memória-à-lógica e relação altas da multiplicador-à-lógica

    • A contagem alta do I/O, baixo-e os dispositivos da densidade da meados de-escala para o I/O do usuário forçaram

      aplicações

      • O I/O ajustável massacrou taxas para melhorar a integridade de sinal

      • Apoia padrões do I/O tais como LVTTL, LVCMOS, SSTL, HSTL, PCI, PCI-X, LVPECL, ônibus LVDS (BLVDS), LVDS, mini-LVDS, RSDS, e PPDS

      • Apoia a característica da calibração da terminação da em-microplaqueta do multi-valor (OUTUBRO) para eliminar variações sobre o processo, a tensão, e a temperatura (PVT)

    • Quatro laços fase-fechados (PLLs) pelo dispositivo para fornecer a gestão e a síntese robustas do pulso de disparo para a gestão do pulso de disparo do dispositivo, a gestão do pulso de disparo de sistema externo, e as relações do I/O

      • Cinco saídas por PLL

      • Cascadable para salvar I/Os, facilite o roteamento do PWB, e reduza o tremor

      • Dinamicamente reconfigurável para mudar o deslocamento de fase, a multiplicação ou a divisão da frequência, ou ambos, e a frequência da entrada no sistema sem reconfigurar o dispositivo

    • Elevação do sistema remoto sem o auxílio de um controlador externo

    • Circuitos cíclicos dedicados do verificador do código da redundância para detectar a virada do único-evento

      Edições (SEU)

    • Processador encaixado II de Nios® para a família do dispositivo do ciclone III, o baixo custo de oferecimento e o costume-ajuste encaixados processando soluções

Inquiry Cart 0