
Add to Cart
O desenvolvimento de IC da conversão de dados de DAC38J84EVM utiliza ferramentas a modificação das ferramentas de desenvolvimento DAC38J84 de DAC38J84 EVAL MO Data Conversion IC EVAL
Descrição funcional
O DAC3XJ8XEVM é pretendido para a avaliação da família de alta velocidade, relação DACs de DAC3XJ8X de JESD204B. O sinal de entrada digital ao DAC é fornecido do conector de FMC (J16) em até oito pistas de 12.5-Gbps SerDes usando o padrão de relação de JESD204B. O conector de FMC é usado igualmente para o sinal de SINCRONIZAÇÃO exigido estabelecer a relação de JESD204B e pulso de disparo do dispositivo e sinal de SYSREF para FPGA.
A saída análoga do DAC3XJ8X pode ser monitorada nos conectores instalados de SMA etiquetou IOUTA com IOUTD para os canais à D, respectivamente. As saídas análogas são transformador acoplado e não passam sinais de baixa frequência abaixo de aproximadamente 10 megahertz. O transformador converte a saída diferencial de DAC a uma saída único-terminada para o uso com equipamento de laboratório comum através das conexões de cabo prendidas de SMA.
Os pulsos de disparo para o DAC e o FPGA são distribuídos usando o líquido de limpeza ultra de baixo nível de ruído do tremor do pulso de disparo LMK04828 para aplicações de JESD204B. O LMK04828 pode ser instalação em uma variedade de configurações que incluem o modo da distribuição de pulso de disparo e o modo da limpeza do tremor do duplo-laço. No modo da distribuição de pulso de disparo, a taxa de saída desejada de DAC é fornecida ao conector de CLKIN e o LMK04828 divide e distribui os pulsos de disparo do dispositivo e sinais de SYSREF. No modo do duplo-laço, o conector de CLKIN pode ser usado para fornecer uma referência ao LMK04828, mas os pulsos de disparo são gerados a bordo de usar o LMK04828 PLL e 122,88 megahertz a bordo VCXO.
Conector ou Jumper Label | Designador de referência | Finalidade |
IOUTAP | J2 | Saída acoplada transformador de DAC Channel A |
IOUTBN | J8 | Saída acoplada transformador de DAC Channel B |
IOUTCP | J9 | Saída acoplada transformador de DAC Channel C |
IOUTDN | J11 | Saída acoplada transformador de DAC Channel D |
SPI_SELECTOR | JP3 | Fonte seleta do sinal de SPI. 1-2 curto para o conector de FMC, 2-3 para USB. |
1.8V_SEL | JP5 | Fonte seleta da fonte 1.8-V para CPLD. 1-2 curto para a fonte da placa, 2-3 para o poder de USB. |
3.3V_SEL | JP6 | Fonte seleta da fonte 3.3-V para CPLD. 1-2 curto para a fonte da placa, 2-3 para o poder de USB. |
CLKIN | J17 | A entrada de pulso de disparo para LMK04828. A instalação do defeito fornece o pulso de disparo a CLKIN1 mas pode ser configurada para fornecer um pulso de disparo aos pinos de OSCIN. |
XO_PWR | JP2 | Ligação em ponte curto para fornecer o poder a 122,88 megahertz a bordo VCXO para o modo de PLL do LMK04828. Se não usando o VCXO, desligue o poder impedir acoplar-se no pulso de disparo externamente fornecido. |
TXENABLE | JP1 | Controla o pino de TXENABLE do DAC3XJ8X. 1-2 curto para permitir a transmissão. |
SONO | JP4 | Controla o pino do SONO do DAC3XJ8X. 1-2 curto para pôr DAC para dormir. |
FMC_CONNECTOR | J16 | Conexão placa ao desenvolvimento de TSW14J56 ou de FPGA |
USB | J14 | Porto do cabo de USB |
+5V_IN | J23 | jaque do tambor da fonte de alimentação 5-V |