
Add to Cart
Família de dispositivos lógicos programáveis MAX 3000A
Características
■ Dispositivos lógicos programáveis (PLDs) baseados em CMOS EEPROM de alto desempenho e baixo custo construídos em uma arquitetura MAX®
■ Programação no sistema (ISP) de 3,3 V por meio do IEEE Std.1149.1 Interface Joint Test Action Group (JTAG) com capacidade avançada de bloqueio de pinos – circuito ISP compatível com IEEE Std.1532
■ Circuito integrado de teste de varredura de limite (BST) compatível com IEEE Std.1149.1-1990
■ Recursos ISP aprimorados: – Algoritmo ISP aprimorado para programação mais rápida – Bit ISP_Done para garantir programação completa – Resistor pull-up nos pinos de E/S durante a programação no sistema
■ PLDs de alta densidade variando de 600 a 10.000 portas utilizáveis
■ Atrasos lógicos pino a pino de 4,5 ns com frequências de contador de até 227,3 MHz
■ Interface de E/S MultiVoltTM permitindo que o núcleo do dispositivo funcione em 3,3 V, enquanto os pinos de E/S são compatíveis com níveis lógicos de 5,0–V, 3,3–V e 2,5–V
■ Contagens de pinos variando de 44 a 256 em uma variedade de pacote plano quádruplo fino (TQFP), pacote plano quádruplo de plástico (PQFP), porta-chips J-lead plástico (PLCC) e pacotes FineLine BGATM
■ Suporte de hot-socketing
■ Estrutura de roteamento contínuo de matriz de interconexão programável (PIA) para desempenho rápido e previsível
■ Faixa de temperatura industrial
■ Compatível com PCI
■ Arquitetura compatível com o barramento, incluindo controle de taxa de variação programável
■ Opção de saída de dreno aberto
■ Flip-flops de macrocélulas programáveis com controles individuais de limpeza, predefinição, relógio e habilitação de relógio
■ Modo de economia de energia programável para uma redução de energia de mais de 50% em cada macrocélula
■ Distribuição configurável do termo do produto do expansor, permitindo até 32 termos do produto por macrocélula
■ Bit de segurança programável para proteção de projetos proprietários
■ Recursos arquitetônicos aprimorados, incluindo: – Sinais de habilitação de saída de 6 ou 10 pinos ou acionados por lógica – Dois sinais de relógio global com inversão opcional – Recursos de interconexão aprimorados para capacidade de roteamento aprimorada – Controle de taxa de variação de saída programável
■ Suporte de design de software e posicionamento e roteamento automáticos fornecidos pelos sistemas de desenvolvimento da Altera para PCs baseados em Windows e Sun SPARCstations e estações de trabalho HP 9000 Series 700/800
■ Entrada de design adicional e suporte de simulação fornecidos por arquivos netlist EDIF 2 0 0 e 3 0 0, biblioteca de módulos parametrizados (LPM), Verilog HDL, VHDL e outras interfaces para ferramentas EDA populares de fabricantes terceirizados, como Cadence, Exemplar Logic, Mentor Graphics, OrCAD, Synopsys, Synplicity e VeriBest
■ Suporte de programação com a unidade de programação mestre Altera (MPU), cabo de comunicação MasterBlasterTM, cabo de download de porta paralela ByteBlasterMVTM, cabo de download serial BitBlasterTM, bem como hardware de programação de fabricantes terceirizados e qualquer testador de circuito compatível com teste e programação padrão JamTM Arquivos de idioma (STAPL) (.jam), arquivos Jam STAPL Byte-Code (.jbc) ou arquivos de formato de vetor serial (.svf)
Descrição Funcional
A arquitetura do MAX 3000A inclui os seguintes elementos:
■ Blocos de matriz lógica (LABs)
■ Macrocélulas
■ Termos do produto expansor (compartilhável e paralelo)
■ Matriz de interconexão programável (PIA)
■ Blocos de controle de E/S
A arquitetura do MAX 3000A inclui quatro entradas dedicadas que podem ser usadas como entradas de uso geral ou como sinais de controle global de alta velocidade (clock, clear e dois sinais de habilitação de saída) para cada macrocélula e pino de E/S.A Figura 1 mostra a arquitetura dos dispositivos MAX 3000A.
Figura 1. Diagrama de blocos do dispositivo MAX 3000A
Nota: (1) Os dispositivos EPM3032A, EPM3064A, EPM3128A e EPM3256A possuem seis habilitações de saída.Os dispositivos EPM3512A têm 10 habilitações de saída.
Classificações máximas absolutas do dispositivo MAX 3000A
Símbolo | Parâmetro | Condições | mín. | máx. | Unidade |
VCC | Tensão de alimentação | Com relação ao solo(1) | –0,5 | 4.6 | V |
VEU | Tensão de entrada CC | -2,0 | 5,75 | V | |
EUFORA | Corrente de saída DC, por pino | –25 | 25 | mA | |
TSTG | Temperatura de armazenamento | Sem viés | –65 | 150 | °C |
TA | Temperatura ambiente | sob preconceito | –65 | 135 | °C |
TJ | Temperatura de junção | Pacotes PQFP e TQFP, sob viés | 135 | °C |
Observação:
(1) A tensão mínima de entrada CC é –0,5 V. Durante as transições, as entradas podem atingir –2,0 V ou ultrapassar para 5,75 V para correntes de entrada menores que 100 mA e períodos menores que 20 ns.
Oferta de Ações (Venda a Quente)
Nº da peça | Q'ty | MFG | D/C | Pacote |
MBC13900NT1 | 13775 | FREESCAL | 16+ | SOT |
ATTINY13A-PU | 3300 | ATMEL | 14+ | DIP-8 |
LM317AEMP | 10000 | NSC | 14+ | SOT-223 |
MC9S08SH4CTG | 4690 | ESCALA LIVRE | 10+ | TSSOP |
MC9S08GT8AMFBE | 4588 | ESCALA LIVRE | 15+ | QFP |
LM2595S-3.3 | 6580 | NSC | 14+ | TO-263 |
MMBTA06LT1G | 20000 | SOBRE | 16+ | SOT-23 |
PALCE16V8H-15JC/4 | 10740 | AMD | 14+ | PLCC |
LP621024DM-70LLF | 1362 | AMIC | 15+ | SOP-32 |
MAX1232CSA | 10000 | MÁXIMA | 16+ | POP |
CY62148ELL-45ZSXI | 2212 | CIPRESTE | 11+ | TSOP32 |
PL2303RA | 1000 | PROLÍFICO | 15+ | SSOP-28 |
PXAG49KBBD | 2000 | PHI | 04+ | QFP-44 |
MC9S08QD2CSC | 4636 | ESCALA LIVRE | 13+ | SOIC |
XC95144XL-10TQG100C | 119 | XILINX | 15+ | TQFP100 |
PIC18F1220-I/SO | 4688 | MICROCHIP | 10+ | POP |
NZL6V8AXV3T1G | 40000 | SOBRE | 16+ | SOT-523 |
NC7SZ38P5X | 40000 | FAIRCHILD | 16+ | SOT-353 |
MMBT6427LT1G | 20000 | SOBRE | 16+ | SOT-23 |
LNK626DG | 4878 | PODER | 13+ | SOP-7 |
NCP1402SN50T1G | 11200 | SOBRE | 11+ | SOT23-5 |