
Add to Cart
LPC1768FBD100Chip IC Microcontrolador ARM Cortex-M3 de 32 bits;flash de até 512 kB
1. Descrição geral
O LPC1769/68/67/66/65/64/63 são microcontroladores baseados em ARM Cortex-M3 para
aplicações embarcadas com alto nível de integração e baixo consumo de energia.
O ARM Cortex-M3 é um núcleo de próxima geração que oferece aprimoramentos de sistema, como
recursos de depuração aprimorados e um nível mais alto de integração de blocos de suporte.
O LPC1768/67/66/65/64/63 opera em frequências de CPU de até 100 MHz.O
O LPC1769 opera em frequências de CPU de até 120 MHz.A CPU ARM Cortex-M3
incorpora um pipeline de 3 estágios e usa uma arquitetura Harvard com local separado
barramentos de instrução e dados, bem como um terceiro barramento para periféricos.O ARM Cortex-M3
A CPU também inclui uma unidade de pré-busca interna que suporta ramificação especulativa.
O complemento periférico do LPC1769/68/67/66/65/64/63 inclui até 512 kB de
memória flash, até 64 kB de memória de dados, Ethernet MAC, USB Device/Host/OTG
interface, controlador DMA de propósito geral de 8 canais, 4 UARTs, 2 canais CAN, 2 SSP
controladores, interface SPI, 3 interfaces de barramento I2C, interface de barramento I2S de 2 entradas e 2 saídas,
ADC de 8 canais e 12 bits, DAC de 10 bits, controle de motor PWM, interface de codificador de quadratura,
quatro temporizadores de uso geral, PWM de uso geral de 6 saídas, tempo real de potência ultrabaixa
Relógio (RTC) com alimentação de bateria separada e até 70 pinos de E/S de uso geral.
Os LPC1769/68/67/66/65/64/63 são compatíveis com os pinos do LPC236x de 100 pinos
Série de microcontroladores baseados em ARM7.
2. Recursos e benefícios„
* Processador ARM Cortex-M3, rodando em frequências de até 100 MHz
(LPC1768/67/66/65/64/63) ou até 120 MHz (LPC1769).Uma unidade de proteção de memória
(MPU) que suporta oito regiões está incluído.„
* ARM Cortex-M3 built-in Nested Vectored Interrupt Controller (NVIC).„
* Memória de programação flash on-chip de até 512 kB.Acelerador de memória flash aprimorado
permite operação de alta velocidade de 120 MHz com estados de espera zero.„
* Programação no sistema (ISP) e programação no aplicativo (IAP) via on-chip
software de bootloader.„
* SRAM no chip inclui: ‹
* 32/16 kB de SRAM na CPU com código local/barramento de dados para CPU de alto desempenho
acesso.
‹ * Dois/um blocos SRAM de 16 kB com caminhos de acesso separados para maior rendimento.
Esses blocos SRAM podem ser usados para Ethernet, USB e memória DMA, bem como
para instrução de uso geral da CPU e armazenamento de dados.
* „ Controlador DMA de propósito geral de oito canais (GPDMA) na multicamada AHB
matriz que pode ser usada com SSP, barramento I2S, UART, analógico para digital e
Periféricos do conversor digital para analógico, sinais de correspondência de timer e para
transferências de memória para memória.„
* A interconexão da matriz AHB multicamada fornece um barramento separado para cada mestre AHB.
Os mestres AHB incluem a CPU, controlador DMA de uso geral, Ethernet MAC e
a interface USB.Esta interconexão fornece comunicação sem arbitragem
atrasos.„
* O barramento APB dividido permite alta taxa de transferência com poucas interrupções entre a CPU e o DMA.
3. Aplicações
„ * eMetering „ * Sistemas de alarme „
* Iluminação „ * Linha branca „
* Rede industrial „ * Controle de motor