
Add to Cart
Disposição de porta programável do campo de EP4CGX15BF14I7N Cyclone® IV GX (FPGA) IC 72 552960 14400 169-LBGA
Folha de dados: EP4CGX15BF14I7N
Categoria | FPGAs (disposição de porta programável do campo) |
Mfr | Intel |
Série | Ciclone IV GX |
Pacote | Bandeja |
Estado do produto | Ativo |
Digi-chave programável | Não verificado |
Número de laboratórios/CLBs | 900 |
Número de elementos de lógica/pilhas | 14400 |
RAM Bits total | 552960 |
Número de I/O | 72 |
Tensão - fonte | 1.16V ~ 1.24V |
Montando o tipo | Montagem de superfície |
Temperatura de funcionamento | -40°C ~°C 100 (TJ) |
Pacote/caso | 169-LBGA |
Pacote do dispositivo do fornecedor | 169-FBGA (14x14) |
Número baixo do produto | EP4CGX15 |
Informação preliminar
A família programável da disposição de porta do campo de CycloneTM é baseada em um 1.5-V, 0.13-µm, processo de SRAM do cobre da todo-camada, com densidades até 20.060 elementos de lógica (LEs) e até 288 Kbits de RAM. Com características como laços phaselocked (PLLs) para que cronometrar e uma relação dobro dedicada da taxa de dados (RDA) encontre RDA SDRAM e exigências de memória rápidas de RAM do ciclo (FCRAM), os dispositivos do ciclone são uma solução eficaz na redução de custos para aplicações do dados-trajeto. Os dispositivos do ciclone apoiam os vários padrões do I/O, incluindo LVDS em taxas de dados até 311 megabits de por segundo (Mbps) e 66-MHz, a interconexão de 32 bits do componente periférico (PCI), para conectar com e apoiando dispositivos de ASSP e de ASIC. Altera igualmente oferece dispositivos baratos novos da configuração de série configurar dispositivos do ciclone.
Características
■2.910 a 20.060 LEs, veem a tabela 1
■Até 294.912 bocados de RAM (36.864 bytes)
■Apoia a configuração através do dispositivo barato da configuração de série
■Apoio para padrões do I/O LVTTL, LVCMOS, SSTL-2, e SSTL-3
■Apoio para 66-MHz, padrão de 32 bits do PCI
■(311 Mbps) apoio de baixa velocidade do I/O de LVDS
■Até dois PLLs pelo dispositivo para fornecer a multiplicação do pulso de disparo e deslocador
■Até oito linhas globais do pulso de disparo com os seis recursos do pulso de disparo disponíveis pela fileira do bloco da disposição de lógica (LABORATÓRIO)
■Apoio para a memória externo, incluindo RDA SDRAM (133 megahertz), FCRAM, e a única taxa de dados (SDR) SDRAM
■Apoio para núcleos múltiplos da propriedade intelectual (IP), incluindo funções de Altera MegaCore e megafunctions do programa de sócios de Altera Megafunctions (AMPPSM)
Imagem dos dados: