Grupo de ChongMing (HK) Co. internacional, Ltd

CHONGMING GROUP (HK) INT'L CO., LTD.

Manufacturer from China
Dos Estados-activa
3 Anos
Casa / Produtos / Flash Memory IC Chip /

IOs programável dos LABORATÓRIOS 544 do ICS Arria V GX 13688 da lógica 5AGXFB3H4F35I5

Contate
Grupo de ChongMing (HK) Co. internacional, Ltd
Cidade:shenzhen
País / Região:china
Pessoa de contato:MsDoris Guo
Contate

IOs programável dos LABORATÓRIOS 544 do ICS Arria V GX 13688 da lógica 5AGXFB3H4F35I5

Pergunte o preço mais recente
Number modelo :5AGXFB3H4F35I5
Quantidade de ordem mínima :Contacte-nos
Termos do pagamento :Paypal, Western Union, TT
Capacidade da fonte :50000 partes pelo dia
Prazo de entrega :Os bens serão enviados no prazo de 3 dias receberam uma vez o fundo
Detalhes de empacotamento :BGA
Descrição :Disposição de porta programável do campo de Arria V GX (FPGA) IC 544 19822592 362000 1152-BBGA, almo
Temperatura de funcionamento mínima :- 40 C
Temperatura de funcionamento máximo :+ 100 C
Tensão de fonte do funcionamento :0,85 V, 1,1 V, 1,15 V
Número de I/Os :I/O 544
Número de blocos da disposição de lógica - laboratórios :45250
Número de elementos de lógica :362000
more
Contate

Add to Cart

Encontre vídeos semelhantes
Ver descrição do produto

IOs programável dos LABORATÓRIOS 544 do ICS Arria V GX 13688 da lógica 5AGXFB3H4F35I5

  • Sumário das características para dispositivos de Arria V
  • Tecnologia de processamento dos 28 nanômetro de TSMC:

    • Processo da baixa potência de Arria V GX, de GT, de SX, e de ST-28-nm (28LP)

    • Processo do elevado desempenho de Arria V GZ-28-nm (28HP)

  • O mais baixo poder estático em sua classe (menos de 1,2 W para elementos de lógica 500K (LEs) em

    junção 85°C sob circunstâncias típicas)

  • Tensão nominal do núcleo de 0,85 V, de 1,1 V, ou de 1,15 V

  • Empacotamento composto térmico da microplaqueta de aleta BGA

  • Densidades múltiplas do dispositivo com pegadas idênticas do pacote para a migração sem emenda

    entre densidades diferentes do dispositivo

  • Opções Leaded (1), sem chumbo (Pb-livre), e RoHS-complacentes

  • 8 entrada aumentada ALM com quatro registros

  • Melhorado distribuindo a arquitetura para reduzir a congestão e melhorar o tempo de compilação

  • Blocos de memória de M10K-10-kilobits (Kb) com código de correção de erros macio (CCE) (dispositivos de Arria V GX, de GT, de SX, e de ST únicos)

  • Blocos de memória de M20K-20-Kb com CCE dura (dispositivos de Arria V GZ únicos)

  • O bloco da disposição de lógica da memória (MLAB) - 640-bit distribuiu LUTRAM onde você pode

    uso até 50% da esmola como a memória de MLAB

Inquiry Cart 0