Grupo de ChongMing (HK) Co. internacional, Ltd

CHONGMING GROUP (HK) INT'L CO., LTD.

Manufacturer from China
Dos Estados-activa
3 Anos
Casa / Produtos / Flash Memory IC Chip /

Série do quadrilátero de IC DAC 8bit do conversor de dados de TLV5627IPW

Contate
Grupo de ChongMing (HK) Co. internacional, Ltd
Cidade:shenzhen
País / Região:china
Pessoa de contato:MsDoris Guo
Contate

Série do quadrilátero de IC DAC 8bit do conversor de dados de TLV5627IPW

Pergunte o preço mais recente
Number modelo :TLV5606IDR
Descrição :Conversor numérico-analógico 4 16-TSSOP de 8 bocados
Temperatura de funcionamento máximo :+ 85 C
Temperatura de funcionamento mínima :- 40 C
Montando o estilo :SMD/SMT
Consumo de potência :0,9 mW
DNL - Não-linearidade diferencial :+/- 1 LSB------WebkC; P------WebKitFormBoundaryk?
Contate

Add to Cart

Encontre vídeos semelhantes
Ver descrição do produto

Série do quadrilátero de IC DAC 8bit do conversor de dados de TLV5627IPW

Descrição

O TLV5627 é quatro um canal, conversor numérico-analógico da saída de 8 bits da tensão (DAC) com uma relação de série flexível de 4 fios. A relação de série de 4 fios permite a relação glueless a TMS320, a SPI, a QSPI, e a portas de série de Microwire. O TLV5627 é programado com uma palavra de série de 16 bits compreendida de um endereço de DAC, de uns bocados individuais do controle de DAC, e de um valor de 8 bits de DAC.

As fontes duplas permitem uma aplicação típica onde o DAC seja controlado através de um microprocessador que se opera em uma fonte 3-V (igualmente usada nos pinos DVDD e DGND), com o DACs que opera-se em uma fonte 5-V. As fontes digitais e análogas podem ser amarradas junto.

A tensão da saída da corda do resistor é protegida por um amortecedor de saída do trilho-à-trilho do ganho x2. O amortecedor caracteriza uma fase da saída do AB da classe para melhorar a estabilidade e reduzir o tempo de estabelecimento. Uma fase da saída do trilho-à-trilho e um modo do poder-para baixo para fazê-lo ideal para a única tensão, bateria basearam aplicações. A época de estabelecimento do DAC é programável permitir que o desenhista aperfeiçoe a velocidade contra a dissipação de poder. O tempo de estabelecimento é escolhido pelos bocados do controle dentro da corda de série de 16 bits da entrada. Um amortecedor da alto-impedância é integrado nos terminais de REFINAB e de REFINCD para reduzir a necessidade para uma baixa movimentação da impedância da fonte ao terminal. REFINAB e REFINCD permitem que DACs A e B tenha uma tensão diferente da referência do que DACs C e D.

O dispositivo, executado com um processo do CMOS, está disponível em 16 pacotes terminais de SOIC e de TSSOP. O TLV5627C é caracterizado para a operação de 0°C a 70°C. O TLV5627I é caracterizado para a operação de −40°C a 85°C.

OPÇÕES DISPONÍVEIS

Ta PACOTE
SOIC (d) TSSOP (PICOWATT)
0°C a 70°C TLV5627CD TLV5627CPW
−40°C a 85°C TLV5627ID TLV5627IPW
Inquiry Cart 0