
Add to Cart
Transistor de poder DSP do Mosfet TMS320DM8168CCYG2, processador de DSC DaVinci Digital Media
Características 1
1
• Processadores de capacidade elevada de DaVinci Digital Media
– Processador de ARM® CortexTM-A8 RISC
• Até 1,20 gigahertz – C674xTM VLIW DSP
Upto1GHz
Até 8000 MIPS e 6000 MFLOPS
Inteiramente Software-compatível com C67x+ e
C64x+TM
• Núcleo do BRAÇO Cortex-A8
– Arquitetura ARMv7
Em-ordem, Duplo-edição, processador de Superscalar
Núcleo
Arquitetura dos multimédios de NEONTM
– Apoios inteiro e vírgula flutuante (VFPv3- IEEE754 complacente)
• Ambiente da execução do agrupamento tático de Jazelle®
Arquitetura da memória do BRAÇO Cortex-A8 – esconderijos da instrução 32-KB e dos dados – esconderijo de 256-KB L2
– 64-KB RAM, 48-KB da ROM da bota
TMS320C674x VLIW flutuante DSP
– 64 registros de uso geral (de 32 bits)
– Seis unidades funcionais de ALU (de 32 bits e 40-Bit)
Apoia o inteiro de 32 bits, a vírgula flutuante do SP (únicos precisão de IEEE, de 32 bits) e do DP (precisão de IEEE, 64-bit dobro)
O SP até quatro dos apoios adiciona pelo pulso de disparo e o DP quatro adiciona cada dois pulsos de disparo
Apoios até duas (SP ou DP) operações aproximadas flutuantes da raiz recíproca ou quadrada pelo ciclo
– Dois multiplicam unidades funcionais
A Misturado-precisão IEEE flutuante multiplica
Apoiado até:
– 2SPxSP→SPPerClock
– 2SPxSP→DPEveryTwoClocks – 2SPxDP→DPEveryThreeClocks – 2DPxDP→DPEveryFourClocks
O ponto fixo multiplica apoios dois 32 x 32 multiplica, quatro 16 x de 16 bits multiplicam incluir o complexo multiplicam, ou oito 8 x de 8 bits multiplicam pelo ciclo de pulso de disparo
Arquitetura de dois níveis da memória de C674x
– 32-KB L1P e L1D RAM e esconderijo
– 256-KB L2 unificou RAM traçado e esconderijos
• Unidade de gestão da memória do sistema (sistema MMU) – mapas C674x DSP e memória de EMDA TCB
Acessos aos endereços do sistema
• 512KB do controlador da memória da Em-microplaqueta (OCMC)
RAM
• Controlador dos meios
– Controla os módulos HDVPSS e HDVICP2
• Vídeo até três a alta definição programável
Motores de Coprocessing da imagem (HDVICP2)
– Codifique, descodifique, Transcode operações
– SP H.264, MPEG-2, VC-1, MPEG-4 e ASP
• Motor de gráficos de SGX530 3D (disponível somente no dispositivo DM8168)
– Entrega até 30 por segundo de MTriangles
– Motor evolutivo universal de Shader
– Móbil de Direct3D®, OpenGL® ES 1,1 e 2,0, OpenVGTM 1,1, OpenMaxTM API Support
– Operação conduzida acesso direto da memória avançada da geometria
– Anti-serrilha programável da imagem do QG • Endianness
– Instruções ARME, de DSP e dados – pouco Endian • Subsistema de processamento video de HD (HDVPSS)
– Dois canais video da captação de 165-MHz HD
Um de 16 bits ou 24-Bit e um canal de 16 bits
Cada canal Splittable em de 8 bits duplo
Canais da captação
– Dois canais da exibição de vídeo de 165-MHz HD
• Um de 16 bits, canal 24-Bit, 30-Bit e um canal de 16 bits
– Saída análoga simultânea do SD e do HD
– Transmissor de Digitas HDMI 1,3 com o PHY com
HDCP até o pulso de disparo do pixel 165-MHz – três camadas dos gráficos
• Relações de 32 bits duplas de DDR2 e de DDR3 SDRAM
– Apoios até DDR2-800 e DDR3-1600
– Até oito dispositivos x8 totalizam
– 2GB do espaço para endereço total
– Gerente dinâmico da memória (DMM)
Mapeamento de memória programável da Multi-zona
e intercalação
Permite 2D acessos eficientes do bloco
Os apoios telharam objetos em 0°, em 90°, em 180°, ou
Orientação 270° e espelhar
Aperfeiçoa acessos entrelaçados
• Um porto 2,0 do PCI Express® (PCIe) com PHY integrado