
Add to Cart
1. Descrição geral
Os microcontroladores LPC2364/66/68 são baseados processador central de 16 bits/de 32 bits de ARM7TDMI-S com
emulation do tempo real que combina o microcontrolador com o kB até 512 do encaixado
memória Flash de alta velocidade. Uma relação larga da memória de 128 bocados e um acelerador original
a arquitetura permite a execução de 32 bits do código na taxa de pulso de disparo máxima. Para crítico
desempenho em rotinas de serviço da interrupção e em algoritmos de DSP, este desempenho dos aumentos
até 30% sobre o modo do polegar. Para aplicações críticas do tamanho de código, a alternativa de 16 bits
O modo do polegar reduz o código por mais de 30% com pena mínima do desempenho.
Os LPC2364/66/68 são ideais para aplicações de comunicação de série de múltiplos propósitos. Eles
incorpore um controlador do acesso dos meios dos ethernet de 10/100 (MAC), dispositivo da velocidade máxima de USB
com um valor-limite RAM de 4 kB, quatro UARTs, dois canais da LATA, uma relação de SPI, dois
Portas de série síncronos (SSP), três relações de I2C, e uma relação de I2S. Esta mistura de
relações de comunicações de série combinadas com uma em-microplaqueta oscilador interno de 4 megahertz,
SRAM até 32 do kB, 16 kB SRAM para ethernet, 8 kB SRAM para USB e geral
uso da finalidade, junto com 2 o kB SRAM a pilhas para fazer muito bem estes dispositivos
serido para entradas e conversores de protocolo de uma comunicação. Vários temporizadores de 32 bits,
10 o bocado melhorado CAD, 10 mordeu DAC, uma unidade de PWM, uma unidade de controle da LATA, e até 70 rapidamente
As linhas de GPIO com até 12 borda ou os pinos sensíveis da interrupção externo do nível fazem estes
microcontroladores particularmente apropriados para o controle industrial e sistemas médicos.
2. das características
* processador de ARM7TDMI-S, correndo em até 72 megahertz.
* memória instantânea do programa da em-microplaqueta de até 512 kB com o Em-sistema que programa (ISP) e
Capacidades de programação da Em-aplicação (IAP). A memória instantânea do programa está no BRAÇO
ônibus local para o acesso do processador central do elevado desempenho.
* 8/32 de kB de SRAM no ônibus local do BRAÇO para o acesso do processador central do elevado desempenho.
* 16 kB SRAM para a relação dos ethernet. Pode igualmente ser usado como SRAM de uso geral.
* 8 o kB SRAM para o acesso direto da memória de uso geral usa igualmente acessível por USB.
* sistema duplo de AHB que prevê o acesso direto da memória simultâneo dos ethernet, acesso direto da memória de USB, e
execução de programa do flash da em-microplaqueta sem a disputa entre aquelas funções.
a ponte do ônibus permite que o acesso direto da memória dos ethernet alcance o outro subsistema de AHB.
* controlador de interrupção Vectored avançado, apoiando até 32 interrupções vectored.
* Controlador de acesso direto da memória de uso geral de AHB (GPDMA) que pode ser usado com a série de SSP
relações, o porto de I2S, e o porto do cartão de SD/MMC, assim como para a memória-à-memória
transferências.
3. das aplicações
* industrial do controle
* médico dos sistemas
* do conversor de protocolo
* comunicações