Grupo de ChongMing (HK) Co. internacional, Ltd

CHONGMING GROUP (HK) INT'L CO., LTD.

Manufacturer from China
Dos Estados-activa
3 Anos
Casa / Produtos / Flash Memory IC Chip /

Placa de circuito programável M24512-WMN6TP, programação de chips IC

Contate
Grupo de ChongMing (HK) Co. internacional, Ltd
Cidade:shenzhen
País / Região:china
Pessoa de contato:MsDoris Guo
Contate

Placa de circuito programável M24512-WMN6TP, programação de chips IC

Pergunte o preço mais recente
Number modelo :M24512-WMN6TP
Lugar de origem :Fábrica original
Quantidade de ordem mínima :10pcs
Termos do pagamento :T/T, Western Union, Paypal
Capacidade da fonte :8400pcs
Prazo de entrega :1 dia
Detalhes de empacotamento :Contacte-me por favor para detalhes
Descrição :² C 1 megahertz 500 ns 8-SOIC de IC 512Kbit I da memória de EEPROM
Temperatura de funcionamento ambiental :– °C 40 a 130
Temperatura de armazenamento :– °C 65 a 150
Escala da entrada ou da saída :– 0,50 a 6,5 V
Tensão de fonte :– 0,50 a 6,5 V
Tensão da descarga eletrostática (modelo do corpo humano) :– 4000 a 4000 V
Pacote :SO8 (MW), SO8 (MANGANÊS), TSSOP8 (DW)
more
Contate

Add to Cart

Encontre vídeos semelhantes
Ver descrição do produto

Placa de Circuito Programável M24512 - WMN6TP , Programando Chips IC

Oferta de Ações (Venda a Quente)

Número da peça Quantidade Marca D/C Pacote
NCP1117STAT3G 14414 SOBRE 15+ SOT-223
NCP1234AD65R2G 6625 SOBRE 11+ SOP-7
NCP1397AG 8128 SOBRE 16+ SOP-15
NCP1450ASN50T1G 5878 SOBRE 16+ SOP23-5
NCP1522BSNT1G 22847 SOBRE 15+ SOT23-5
NCP18XM472J03RB 134000 MURATA 13+ SMD
NCP3170ADR2G 7834 MURATA 11+ SOP-8
NCP3420DR2G 7805 SOBRE 16+ SOP-8
NCP380HSNAJAAT1G 7776 SOBRE 14+ SOT23-6
NCP511SN33T1G 15053 SOBRE 16+ SOT23-5
NCP5424DR2G 5929 SOBRE 14+ SOP-16
NCP698SQ50T1G 5920 SOBRE 14+ SOT-343
NCS2200SN1T1G 5949 SOBRE 14+ SOT-153
NCV1124DR2G 4947 SOBRE 11+ SOP-8
NDF06N60ZG 8221 SOBRE 14+ TO-220
NDP6020P 5891 FAIRCHILD 13+ TO-220
NDS355AN 137000 FAIRCHILD 15+ SOT-23
NDT014L 96000 FAIRCHILD 04+ SOT-223
NE5550979A-T1-A 6042 RENESAS 16+ 79NA
NE555DR 40000 TI 16+ SOP-8
NE555PWR 78000 TI 14+ TSSOP-8
NE555PWR 51000 TI 15+ TSSOP-8
NE556N 8450 TI 15+ DIP-14
NFA21SL506X1A48L 64000 MURATA 13+ SMD
NFL21SP106X1C3D 17325 MURATA 15+ SMD
NFM21CC471R1H3D 33000 MURATA 16+ SMD
NFM3DPC223R1H3L 61000 MURATA 13+ SMD
NH82801GB-SL8FX 1822 INTEL 15+ BGA
NJM064M 6020 JRC 16+ SOP-14
NJM1300D 6703 JRC 16+ DIP-16

M24512-W M24512-R

M24256-BW M24256-BR

EEPROM de barramento Serial I²C de 512 Kbit e 256 Kbit com três linhas de habilitação de chip

Resumo do recurso

■ A interface serial I2C de dois fios suporta o protocolo de 400 kHz

■ Faixas de tensão de alimentação:

■ 1,8 V a 5,5 V (M24xxx-R)

■ 2,5 V a 5,5 V (M24xxx-W)

■ Entrada de controle de gravação

■ Gravação de byte e página

■ Modos de leitura aleatórios e sequenciais

■ Ciclo de programação cronometrado

■ Incremento automático de endereço

■ Proteção aprimorada contra ESD/trava

■ Mais de 1.000.000 de ciclos de gravação

■ Mais de 40 anos de retenção de dados

■ Pacotes - ECOPACK® (compatível com RoHS)

Descrição do sumário

Os dispositivos M24512-W, M24512-R, M24256-BW e M24256-BR são I2Memórias programáveis ​​apagáveis ​​eletricamente compatíveis com C (EEPROM).Eles são organizados em 64 Kb × 8 bits e 32 Kb × 8 bits, respectivamente.

EU2C usa uma interface serial de dois fios, compreendendo uma linha de dados bidirecional e uma linha de relógio.Os dispositivos carregam um código identificador de tipo de dispositivo integrado de 4 bits (1010) de acordo com o I2Definição de barramento C.

O dispositivo se comporta como um escravo no I2Protocolo C, com todas as operações de memória sincronizadas pelo relógio serial.As operações de leitura e escrita são iniciadas por uma condição Start, gerada pelo barramento mestre.A condição de início é seguida por um código de seleção de dispositivo e um bit de leitura/gravação (RW) (conforme descrito na Tabela 2), finalizado por um bit de reconhecimento.

Ao escrever dados na memória, o dispositivo insere um bit de reconhecimento durante o tempo do 9º bit, seguindo a transmissão de 8 bits do barramento mestre.Quando os dados são lidos pelo mestre de barramento, o mestre de barramento confirma o recebimento do byte de dados da mesma maneira.As transferências de dados são encerradas por uma condição Stop após um Ack for Write e após um NoAck for Read.

Para atender aos requisitos ambientais, a ST oferece esses dispositivos em embalagens ECOPACK®.

Os pacotes ECOPACK® são livres de chumbo e compatíveis com RoHS.

Diagrama lógico

Inquiry Cart 0