
Add to Cart
Os LPC1769/68/67/66/65/64/63 são o BRAÇO Cortex-M3 basearam microcontroladores para
aplicações encaixadas que caracterizam um nível elevado de integração e de consumo da baixa potência.
O braço Cortex-M3 é um núcleo da próxima geração que ofereça realces de sistema tais como
aumentado elimine erros de características e de um de mais alto nível da integração do bloco do apoio.
Os LPC1768/67/66/65/64/63 operam-se em frequências do processador central de até 100 megahertz.
LPC1769 opera-se em frequências do processador central de até 120 megahertz. O processador central do braço Cortex-M3
incorpora um encanamento de 3 fases e usa uma arquitetura de Harvard com local separado
ônibus da instrução e de dados assim como um terceiro ônibus para periféricos. O processador central do braço Cortex-M3
igualmente inclui uma unidade interna do prefetch que apoie a ramificação especulativa.
O complemento periférico do LPC1769/68/67/66/65/64/63 inclui o kB até 512 de
memória Flash, kB até 64 da memória dos dados, MAC dos ethernet, dispositivo de USB/Host/OTG
relação, controlador de acesso direto da memória de uso geral de 8 canais, 4 UARTs, 2 canais da LATA, 2 SSP
controladores, relação de SPI, 3 mim 2 relações do C-ônibus, entrada 2 mais a saída 2 mim relação de 2 S-ônibus,
8 o bocado CAD do canal 12, 10 mordeu DAC, controlo do motor PWM, relação do codificador da quadratura,
quatro temporizadores de uso geral, 6 saída PWM de uso geral, ultra-baixo tempo real do poder
Pulso de disparo (RTC) com alimentação por acumuladores separada, e até 70 pinos de uso geral do I/O.
Os LPC1769/68/67/66/65/64/63 são pino-compatíveis 100 ao pino LPC236x Arm7-based
série do microcontrolador.
o arma o processador Cortex-M3, correndo em frequências de até 100 megahertz
(LPC1768/67/66/65/64/63) ou de até 120 megahertz (LPC1769). Uma unidade da proteção de memória
(MPU) apoiar oito regiões é incluído.
o acessório do braço Cortex-M3 do aninhou o controlador de interrupção Vectored (NVIC).
memória de programação do flash da em-microplaqueta de até 512 kB. Acelerador aumentado da memória Flash
permite uma operação de alta velocidade de 120 megahertz com os estados de espera zero.
programação do Em-sistema do (ISP) e Em-aplicação que programa (IAP) através da em-microplaqueta
software do bootloader.
a Em-microplaqueta SRAM do inclui:
32/16 de kB de SRAM no processador central com o ônibus de código local/dados para o processador central de capacidade elevada
acesso.
um 16 SRAM do kB blocos dois/com os caminhos de acesso separados para a taxa de transferência mais alta.
Estes blocos de SRAM podem ser usados para a memória dos ethernet, do USB, e do acesso direto da memória, assim como
para a instrução do processador central e o armazenamento de dados de uso geral.
controlador de acesso direto da memória de uso geral do canal do oito (GPDMA) no AHB multilayer
matriz que pode ser usada com o SSP, o S-ônibus de I 2, o UART, os analógicos-numéricos e
Periféricos do conversor numérico-analógico, sinais do fósforo do temporizador, e para
transferências da memória-à-memória.
a interconexão Multilayer da matriz do AHB fornece um ônibus separado para cada mestre de AHB.
Os mestres de AHB incluem o processador central, controlador de acesso direto da memória de uso geral, MAC dos ethernet, e
a relação de USB. Esta interconexão fornece uma comunicação sem o arbítrio
atrasos.
o ônibus da separação APB do permite a taxa de transferência alta com poucas tendas entre o processador central e o acesso direto da memória.
Parametrics:
sistemas de alarme eMetering do do
que ilumina os bens brancos do
controlo do motor industrial do dos trabalhos em rede do
LPC1769 LPC1768
LPC1767 LPC1766
LPC1765 LPC1764 LPC1763