
Add to Cart
Componentes eletrônicos industriais FBGA-780 de EP4SGX110DF29C4N
Atributo de produto | Valor de atributo |
---|---|
Intel | |
FPGA - Disposição de porta programável do campo | |
Stratix IV GX | |
I/O 372 | |
900 milivolt | |
0 C | |
+ 70 C | |
SMD/SMT | |
FBGA-780 | |
Bandeja | |
Taxa de dados: | 600 Mb/s a 8,5 Gb/s |
Série: | Stratix IV GX |
Tipo: | Intel/Altera |
Frequência de funcionamento máxima: | 600 megahertz |
Umidade sensível: | Sim |
Número de transceptores: | Transceptor 8 |
Tipo de produto: | FPGA - Disposição de porta programável do campo |
Quantidade do bloco da fábrica: | 36 |
Subcategoria: | Lógica programável CI |
Tradename: | Stratix |
Sumário da característica
A seguinte lista resume as características da família do dispositivo de Stratix IV:
■Até 48 transceptores CDR-baseados completo-frente e verso em Stratix IV GX e dispositivos da GT que apoiam taxas de dados até
8,5 Gbps e 11,3 Gbps, respectivamente
■Pre-ênfase programável do transmissor e circuitos da igualação do receptor para compensar perdas frequência-dependentes
no meio físico
■Consumo de potência médio físico típico do acessório (PMA) de 100 mW em 3,125 Gbps e de 135 mW em 6,375 Gbps por
canal
■72.600 a 813.050 LEs equivalente pelo dispositivo
■Kb 7.370 a 33.294 da memória aumentada de TriMatrix que consiste em três tamanhos de bloco de RAM para executar a memória verdadeira do duplo-porto
e amortecedores do FIFO
■Blocos digitais de alta velocidade do tratamento dos sinais (DSP) configuráveis como 9 x 9 bocado, 12 x 12 o bocado, bocado 18 x 18, e completo-precisão de 36 x 36 bocados
multiplicadores em até 600 megahertz
■Até 16 pulsos de disparo globais (GCLK), 88 pulsos de disparo regionais (RCLK), e 132 pulsos de disparo da periferia (PCLK) pelo dispositivo
■Apoio para as relações externos de alta velocidade da memória que incluem a RDA, o DDR2, o DDR3 SDRAM, o RLDRAM II, o QDR II, e o QDR II+
SRAM em até 24 bancos modulares do I/O
■Apoio de alta velocidade do I/O de LVDS com serializer/deserializer (SERDES), alinhamento dinâmico da fase (DPA), e circuitos dos macio-CDR em
taxas de dados até 1,6 Gbps
■Apoio para padrões fonte-síncronos do ônibus, incluindo SGMII, GbE, SPI-4 fase 2 (nível 4), SFI-4.1 de POS-PHY, XSBI,
UTOPIA IV, NPSI, e CSIX-L1
■Pinouts para os dispositivos de Stratix IV E projetados permitir a migração dos projetos de Stratix III a Stratix IV E com impacto mínimo do PWB.