CHUANGXINDA ELECTRONICS-TECH CO., LIMITOU

CHUANGXINDA ELECTRONICS-TECH CO., LIMITED

Manufacturer from China
Dos Estados-activa
5 Anos
Casa / Produtos / Xilinx FPGA Chip /

Microplaqueta do I/O 1.2V Xilinx FPGA de XC4VLX40-11FF668I 448

Contate
CHUANGXINDA ELECTRONICS-TECH CO., LIMITOU
Cidade:shenzhen
Província / Estado:guangdong
País / Região:china
Pessoa de contato:CXDA-FPGA
Contate

Microplaqueta do I/O 1.2V Xilinx FPGA de XC4VLX40-11FF668I 448

Pergunte o preço mais recente
Number modelo :XC4VLX40-11FF668I
Quantidade de ordem mínima :1 PCS
Payment Terms :T/T, Western Union, Paypal, segurança de comércio, cartão de crédito
Capacidade da fonte :245 PCes
Prazo de entrega :3-5 dia
Detalhes de empacotamento :Empacotamento do standard internacional
Categoria :Programmable Logic ICs
Circunstância :Original 100%, brandnew e original, novo
Número de I/Os :I/O 448
Produto :Virtex-4
Pacote/caso :FBGA-668
RAM distribuído :kbit 288
Bloco encaixado RAM - EBR :kbit 1728
Frequência de funcionamento máxima :500 megahertz
Serviço :BOM Kitting
Prazo de execução :Em conservado em estoque, contato nós
more
Contate

Add to Cart

Encontre vídeos semelhantes
Ver descrição do produto

I/O Virtex-4 da microplaqueta FBGA-668 448 de XC4VLX40-11FF668I Xilinx FPGA

 

Atributo de produto Valor de atributo
Xilinx
FPGA - Disposição de porta programável do campo
Virtex-4
41472
I/O 448
1,2 V
- 40 C
+ 100 C
SMD/SMT
FBGA-668
Série: XC4VLX40
Tipo: Xilinx
RAM distribuído: kbit 288
Bloco encaixado RAM - EBR: kbit 1728
Frequência de funcionamento máxima: 500 megahertz
Umidade sensível: Sim
Tipo de produto: FPGA - Disposição de porta programável do campo
Quantidade do bloco da fábrica: 1
Subcategoria: Lógica programável CI
Tradename: Virtex

 

 

Sumário de características de Virtex-4 FPGA


• Flip-Chip Packaging que inclui escolhas Pb-livres do pacote

• Operação programável único-terminado ou do diferencial (LVDS)
• Bloco entrado com uma única taxa de dados opcional (SDR) ou registro dobro da taxa de dados (RDA)
• Bloco de saída com um registro opcional do SDR ou da RDA
• Bloco bidirecional
• circuitos do deskew do Por-bocado
• I/O dedicado e recursos cronometrando regionais
• Construído no serializer/deserializer dos dados


• Fatia de XtremeDSP™
- 18 x 18, o complemento dos two, assinaram o multiplicador
- Fases opcionais do encanamento
- Acumulador incorporado (48-bit) e adicionador/Subtracter

• Tecnologia de SelectIO™
- 1.5V à operação do I/O 3.3V
- Tecnologia fonte-síncrono incorporado de ChipSync™
- Digital - terminação ativa controlada da impedância (DCI)
- Operação bancária grained fina do I/O (configuração em um banco)

Os registros de IOB são D-tipo borda-provocado flip-flops ou travas nível-sensíveis.
IOBs apoia os seguintes padrões único-terminados:
• LVTTL
• LVCMOS (3.3V, 2.5V, 1.8V, e 1.5V)
• PCI (33 e 66 megahertz)
• PCI-X
• GTL e GTLP
• HSTL 1.5V e 1.8V (classe I, II, III, e IV)
• SSTL 1.8V e 2.5V (classe eu e II)

 

 

Microplaqueta do I/O 1.2V Xilinx FPGA de XC4VLX40-11FF668I 448

Inquiry Cart 0