
Add to Cart
I/O Virtex-4 da microplaqueta FBGA-668 448 de XC4VLX40-11FF668I Xilinx FPGA
Atributo de produto | Valor de atributo |
---|---|
Xilinx | |
FPGA - Disposição de porta programável do campo | |
Virtex-4 | |
41472 | |
I/O 448 | |
1,2 V | |
- 40 C | |
+ 100 C | |
SMD/SMT | |
FBGA-668 | |
Série: | XC4VLX40 |
Tipo: | Xilinx |
RAM distribuído: | kbit 288 |
Bloco encaixado RAM - EBR: | kbit 1728 |
Frequência de funcionamento máxima: | 500 megahertz |
Umidade sensível: | Sim |
Tipo de produto: | FPGA - Disposição de porta programável do campo |
Quantidade do bloco da fábrica: | 1 |
Subcategoria: | Lógica programável CI |
Tradename: | Virtex |
Sumário de características de Virtex-4 FPGA
• Operação programável único-terminado ou do diferencial (LVDS)
• Bloco entrado com uma única taxa de dados opcional (SDR) ou registro dobro da taxa de dados (RDA)
• Bloco de saída com um registro opcional do SDR ou da RDA
• Bloco bidirecional
• circuitos do deskew do Por-bocado
• I/O dedicado e recursos cronometrando regionais
• Construído no serializer/deserializer dos dados
• Fatia de XtremeDSP™
- 18 x 18, o complemento dos two, assinaram o multiplicador
- Fases opcionais do encanamento
- Acumulador incorporado (48-bit) e adicionador/Subtracter
• Tecnologia de SelectIO™
- 1.5V à operação do I/O 3.3V
- Tecnologia fonte-síncrono incorporado de ChipSync™
- Digital - terminação ativa controlada da impedância (DCI)
- Operação bancária grained fina do I/O (configuração em um banco)
Os registros de IOB são D-tipo borda-provocado flip-flops ou travas nível-sensíveis.
IOBs apoia os seguintes padrões único-terminados:
• LVTTL
• LVCMOS (3.3V, 2.5V, 1.8V, e 1.5V)
• PCI (33 e 66 megahertz)
• PCI-X
• GTL e GTLP
• HSTL 1.5V e 1.8V (classe I, II, III, e IV)
• SSTL 1.8V e 2.5V (classe eu e II)