CHUANGXINDA ELECTRONICS-TECH CO., LIMITOU

CHUANGXINDA ELECTRONICS-TECH CO., LIMITED

Manufacturer from China
Dos Estados-activa
5 Anos
Casa / Produtos / Xilinx FPGA Chip /

microplaqueta de 550MHz Xilinx FPGA

Contate
CHUANGXINDA ELECTRONICS-TECH CO., LIMITOU
Cidade:shenzhen
Província / Estado:guangdong
País / Região:china
Pessoa de contato:CXDA-FPGA
Contate

microplaqueta de 550MHz Xilinx FPGA

Pergunte o preço mais recente
Number modelo :XC5VLX85T-1FFG1136I
Quantidade de ordem mínima :1 PCS
Payment Terms :T/T, Western Union, Paypal, segurança de comércio, cartão de crédito
Capacidade da fonte :240 PCS
Prazo de entrega :3-5 dia
Detalhes de empacotamento :Empacotamento do standard internacional
Categoria :Programmable Logic ICs
Circunstância :Original 100%, brandnew e original, novo
Número de I/Os :I/O 480
Produto :Virtex-5
Pacote/caso :FBGA-1136
RAM distribuído :kbit 840
Bloco encaixado RAM - EBR :kbit 3888
Frequência de funcionamento máxima :550 megahertz
Serviço :BOM Kitting
Prazo de execução :Em conservado em estoque, contato nós
more
Contate

Add to Cart

Encontre vídeos semelhantes
Ver descrição do produto

I/O Virtex-5 da microplaqueta FBGA-1136 480 de XC5VLX85T-1FFG1136I Xilinx FPGA

 

Atributo de produto Valor de atributo
Xilinx
FPGA - Disposição de porta programável do campo
Virtex-5
I/O 480
1 V
- 40 C
+ 100 C
SMD/SMT
FBGA-1136
Taxa de dados: 6,5 Gb/s
Série: XC5VLX85T
Tipo: Xilinx
RAM distribuído: kbit 840
Bloco encaixado RAM - EBR: kbit 3888
Frequência de funcionamento máxima: 550 megahertz
Umidade sensível: Sim
Número de transceptores: Transceptor 12
Tipo de produto: FPGA - Disposição de porta programável do campo
Quantidade do bloco da fábrica: 1
Subcategoria: Lógica programável CI
Tradename: Virtex

 

 

Sumário de características de Virtex-5 FPGA

 

• Até 1.200 usuário I/Os
• Vasta seleção de padrões do I/O de 1.2V a 3.3V

• Extremamente de capacidade elevada
− até 800 Mb/s HSTL e SSTL (em todo o I/Os único-terminado)
− até 1,25 Gb/s LVDS (em todos os pares diferenciais do I/O)
• Em-microplaqueta diferencial verdadeira da terminação
• A mesma captação da borda na entrada e na saída I/Os
• Apoio extensivo da relação da memória

• Até seis telhas da gestão do pulso de disparo (CMTs)
O − cada CMT contém dois DCMs e um PLL-up a dezoito geradores de pulso de disparo totais
− flexível DCM--PLL ou PLL--DCM à cascata
Deskew do pulso de disparo da precisão do − e deslocamento de fase
Síntese flexível da frequência do −
Modos de funcionamento múltiplos do − para facilitar decisões de trocas do desempenho
Frequência máxima melhorada − do entrada/saída
Definição deslocadora de grãos finos do −
O − entrou a filtração do tremor
Operação da baixa potência do −
Escala larga do deslocamento de fase do −

• Opções de configuração flexível
− SPI e relação INSTANTÂNEA paralela
apoio do Multi-bitstream do − com lógica dedicada da reconfiguração da reserva
Capacidade da detecção da largura do ônibus do − auto

 

 

microplaqueta de 550MHz Xilinx FPGA

Inquiry Cart 0