CHUANGXINDA ELECTRONICS-TECH CO., LIMITOU

CHUANGXINDA ELECTRONICS-TECH CO., LIMITED

Manufacturer from China
Dos Estados-activa
5 Anos
Casa / Produtos / ALTERA FPGA Chip /

I/O Stratix II de EP2S60F1020I4N 500mA 718

Contate
CHUANGXINDA ELECTRONICS-TECH CO., LIMITOU
Cidade:shenzhen
Província / Estado:guangdong
País / Região:china
Pessoa de contato:CXDA-FPGA
Contate

I/O Stratix II de EP2S60F1020I4N 500mA 718

Pergunte o preço mais recente
Number modelo :EP2S60F1020I4N
Quantidade de ordem mínima :1 PCS
Payment Terms :T/T, Western Union, Paypal, segurança de comércio, cartão de crédito
Capacidade da fonte :448 PCes
Prazo de entrega :3-5 dia
Detalhes de empacotamento :Empacotamento do standard internacional
Categoria :IC FPGA
Circunstância :Original 100%, brandnew e original, novo
Número de blocos da disposição de lógica - laboratórios :3022
Número de I/Os :I/O 718
Pacote/caso :FBGA-1020
Tensão de fonte do funcionamento :1,2 V
Série :Stratix II
Corrente da fonte de funcionamento :500 miliampères
Serviço :BOM Kitting
Prazo de execução :Em conservado em estoque, contato nós
more
Contate

Add to Cart

Encontre vídeos semelhantes
Ver descrição do produto

I/O Stratix II da microplaqueta FBGA-1020 718 de EP2S60F1020I4N ALTERA FPGA

 

Atributo de produto Valor de atributo
Intel
FPGA - Disposição de porta programável do campo
Stratix II
60440
3022
I/O 718
1,2 V
- 40 C
+ 85 C
SMD/SMT
FBGA-1020
Bandeja
Série: Stratix II EP2S60
Tipo: Intel/Altera
Umidade sensível: Sim
Corrente da fonte de funcionamento: 500 miliampères
Tipo de produto: FPGA - Disposição de porta programável do campo
Quantidade do bloco da fábrica: 24
Subcategoria: Lógica programável CI
Memória total: bocado 2544192
Tradename: Stratix II
Parte # pseudônimos: 973068

 

Os dispositivos de Stratix® II contêm uma arquitetura bidimensional da fileira e coluna-baseado para executar a lógica feita sob encomenda. Uma série de coluna e de fileira
interconecta do comprimento de variação e a velocidade fornece o sinal interconecta entre blocos da disposição de lógica (laboratórios), estruturas de bloco da memória (M512 RAM,
Blocos de M4K RAM, e de M-RAM), e blocos digitais do tratamento dos sinais (DSP).


Cada LABORATÓRIO consiste em oito módulos de lógica adaptáveis (esmola). Um ALM é o bloco de apartamentos básico da família do dispositivo de Stratix II de fornecimento da lógica
aplicação eficiente de funções de lógica do usuário. Os laboratórios são agrupados em fileiras e em colunas através do dispositivo.


Os blocos de M512 RAM são blocos de memória simples do duplo-porto com 512 bocados mais a paridade (576 bocados). Estes blocos fornecem duplo-porto simples dedicado ou
memória do único-porto até 18 bocados largamente em até 500 megahertz. Os blocos M512 são agrupados em colunas através do dispositivo entre determinados laboratórios.


■Apoio diferencial de alta velocidade do I/O com circuitos dos DPA para o desempenho 1-Gbps
■Apoio para os padrões de alta velocidade do ônibus dos trabalhos em rede e das comunicações que incluem RapidIO paralelo, SPI-4 fase 2 (nível 4 de POS-PHY), tecnologia de HyperTransport™, e SFI-4
■Apoio para a memória externo de alta velocidade, incluindo a RDA e o DDR2 SDRAM, o RLDRAM II, o QDR II SRAM, e o SDR SDRAM
■Apoio para a segurança do projeto usando a criptografia do bitstream da configuração
■Apoio para atualizações da configuração remota
■Até 16 pulsos de disparo globais com 24 recursos cronometrando pela região do dispositivo
■Os blocos de controle do pulso de disparo apoiam a rede dinâmica do pulso de disparo permitem/inutilizações, que permite que as redes do pulso de disparo ponham para baixo para reduzir o consumo de potência no modo do usuário



 

 I/O Stratix II de EP2S60F1020I4N 500mA 718

Inquiry Cart 0