Payment Terms :T/T, Western Union, Paypal, segurança de comércio, cartão de crédito
Capacidade da fonte :48 PCS
Prazo de entrega :3-5 dia
Detalhes de empacotamento :Empacotamento do standard internacional
Categoria :IC FPGA
Circunstância :Original 100%, brandnew e original, novo
Número de blocos da disposição de lógica - laboratórios :6627
Número de I/Os :I/O 742
Pacote/caso :FBGA-1020
Tensão de fonte do funcionamento :1,2 V
Série :Stratix II
Corrente da fonte de funcionamento :820 miliampères
Serviço :BOM Kitting
Prazo de execução :Em conservado em estoque, contato nós
more
Contate
Add to Cart
Encontre vídeos semelhantes
Ver descrição do produto
I/O Stratix II da microplaqueta FBGA-1020 742 de EP2S130F1020C3N ALTERA FPGA
Atributo de produto
Valor de atributo
Intel
FPGA - Disposição de porta programável do campo
Stratix II
132540
6627
I/O 742
1,2 V
0 C
+ 70 C
SMD/SMT
FBGA-1020
Bandeja
Série:
Stratix II EP2S130
Tipo:
Intel/Altera
Umidade sensível:
Sim
Corrente da fonte de funcionamento:
820 miliampères
Tipo de produto:
FPGA - Disposição de porta programável do campo
Quantidade do bloco da fábrica:
24
Subcategoria:
Lógica programável CI
Memória total:
bocado 6747840
Tradename:
Stratix II
Parte # pseudônimos:
966850
A família de Stratix® II FPGA é baseada em um 1.2-V, 90 nanômetro, processo de SRAM do cobre da todo-camada e caracteriza uma estrutura de lógica nova que maximize o desempenho, e permite as densidades do dispositivo que aproximam 180.000 elementos de lógica equivalentes (LEs). Os dispositivos de Stratix II oferecem até 9 Mbits da em-microplaqueta, memória de TriMatrix™ para exigir, aplicações intensivas da memória e têm até 96 blocos de DSP com até 384 (18-bit multiplicadores do bocado do × 18) para a aplicação eficiente de filtros do elevado desempenho e de outras funções de DSP. As várias relações externos de alta velocidade da memória são suportadas, incluindo a taxa de dados dobro (RDA) SDRAM e DDR2 SDRAM, o RLDRAM II, a taxa de dados do quadrilátero (QDR) II SRAM, e a única taxa de dados (SDR) SDRAM. Os dispositivos de Stratix II suportam vários padrões do I/O junto com o apoio para a sinalização síncrono da fonte de um por segundo de 1 gigabit (Gbps) com circuitos dos DPA. Os dispositivos de Stratix II oferecem uma solução completa da gestão do pulso de disparo com frequência de pulso de disparo interno de até 550 megahertz e de até 12 laços fase-fechados (PLLs). Os dispositivos de Stratix II são igualmente o primeiro FPGAs da indústria com a capacidade para decifrar um bitstream da configuração usando o algoritmo avançado do padrão da criptografia (AES) para proteger projetos.
■Apoio para padrões único-terminados e diferenciais numerosos do I/O ■Apoio diferencial de alta velocidade do I/O com circuitos dos DPA para o desempenho 1-Gbps ■Apoio para os padrões de alta velocidade do ônibus dos trabalhos em rede e das comunicações que incluem RapidIO paralelo, SPI-4 fase 2 (nível 4 de POS-PHY), tecnologia de HyperTransport™, e SFI-4 ■Apoio para a memória externo de alta velocidade, incluindo a RDA e o DDR2 SDRAM, o RLDRAM II, o QDR II SRAM, e o SDR SDRAM ■Apoio para megafunctions múltiplos da propriedade intelectual das funções de Altera MegaCore® e dos megafunctions do programa de sócios de Altera Megafunction (AMPPSM) ■Apoio para a segurança do projeto usando a criptografia do bitstream da configuração ■Apoio para atualizações da configuração remota ■Até 16 pulsos de disparo globais com 24 recursos cronometrando pela região do dispositivo ■Os blocos de controle do pulso de disparo apoiam a rede dinâmica do pulso de disparo permitem/inutilizações, que permite que as redes do pulso de disparo ponham para baixo para reduzir o consumo de potência no modo do usuário ■Até 12 PLLs (quatro aumentaram PLLs e oito PLLs rápido) pelo dispositivo fornecem o espectro de propagação, a largura de banda programável, o switchover do pulso de disparo, a reconfiguração do tempo real PLL, e multiplicação avançada e deslocador