Shenzhen Shanhai Technology Ltd.

Tecnologia Ltd. de Shenzhen Shanhai Fabricação profissional do módulo de GPS do modem e do módulo da G/M GPRS. Nós fornecemos os produtos de alta qualidade, o preço competitivo, e o serviço ao cliente

Manufacturer from China
Dos Estados-activa
14 Anos
Casa / Produtos / Módulo de GPS G/M /

Cartão de captação LVDS do cartão de captação do PCI da plataforma RPDP-PCI LVDS do desenvolvimento de produtos do PCI & do LVDS

Contate
Shenzhen Shanhai Technology Ltd.
Cidade:shenzhen
Província / Estado:guangdong
Pessoa de contato:Ms. angel he
Contate

Cartão de captação LVDS do cartão de captação do PCI da plataforma RPDP-PCI LVDS do desenvolvimento de produtos do PCI & do LVDS

Pergunte o preço mais recente
Marca :SIMCOM
Certificação :CE,Rohs
Lugar de origem :China
Número de modelo :PCI
Quantidade de ordem mínima :5pcs
Detalhes de empacotamento :bandeja
Prazo de entrega :3-7days
Termos do pagamento :TT, Paypal, WU, compromisso
Capacidade da fonte :5000pcs
Contate

Add to Cart

Encontre vídeos semelhantes
Ver descrição do produto

Cartão de captação LVDS do cartão de captação do PCI da plataforma do desenvolvimento de produtos do PCI & do LVDS (RPDP-PCI & LVDS)


Produtos [do lugar]
desenvolvimento por aquisição de dados de alta velocidade PCI-baseado do cartão
LVDS relação-baseou o cartão por aquisição de dados e processando de alta velocidade;
Acelerador do algoritmo;

[Características]
Forneça uma solução completa de FPGA + do PCI, desempenho estável, boa compatibilidade;
Forneça um projeto completo da referência, incluindo o código de FPGA, os motoristas, as aplicações, etc., possa ser usado como um desenvolvimento de projeto do molde;
A escalabilidade, e pode estender os cartões audio da entrada e da saída, cartões da entrada- e da saída, o ANÚNCIO de alta velocidade, a Dinamarca, etc.

[Lista do produto]
1 placa a de RPDP-PCI & de LVDS
2 ByteBlasterII 1 cabo da transferência
disco de harmonização 1 de 3 DVD
4 5V, alimentação 1A fonte 1

[Recursos de hardware]
1 microplaqueta de FPGA:
Standard edition: EP1C6Q240, incluindo 12, 060 LEs, o equivalente de aproximadamente 150, 000
Positivo: EP1C12Q240, incluindo 12, 060 LEs, o equivalente de aproximadamente 300, 000

 

microplaqueta de 2 configurações:
Standard edition: EPCS1, capacidade de armazenamento 1Mbit apoiar dois modos da configuração dos tipos de COMO e do JTAG
Positivo: EPCS4, capacidade de armazenamento 4Mbit apoiar dois modos da configuração dos tipos de COMO e do JTAG

velocidade SDARM do byte de 3 8M
Um × 32Bit SDRAM de 2M, 4 um banco, o máximo escreve a velocidade de 166MHz;

 

Relação da expansão de 4 LVDS (conector DB62)
Provide fornece:
saída do sinal 12-LVDS;
entrada de sinal 12-LVDS;
sinal 12-LVTTL (entrada/saída programável)

 

Relação da expansão de 5 RedLogic (relação VME48)
32 sinais de LVTTL fornecer, incluindo entrada de pulso de disparo dedicada e a maneira toda a maneira a saída de pulso de disparo dedicada por placas de expansão correspondentes podem ser aplicações conseguidas do vídeo, as audio e as de alta velocidade do ANÚNCIO/Dinamarca. Os usuários podem igualmente desenvolver sua própria definição da placa da relação.

 

Pacote [do software]
Ferramentas de desenvolvimento relacionadas
2 exemplos e desenvolvimentos da documentação
3 FPGA e de projeto de ASIC biblioteca

[Documentos do projeto]
1 manual do usuário da placa do desenvolvimento
2 diagramas esquemáticos da placa do desenvolvimento (formato de Protel99SE)
3 QuartusII e de instalação de NIOSII IDE guia e curso
folha de 4 dados principal da microplaqueta e o modelo da simulação (língua de Verilog HDL a descrever)

 

Desenvolvimento [do exemplo]
·Algoritmo da descodificação BASE64
Codificação Base64
Base64 é a rede a mais comum para a transmissão de 8Bit uma codificação do código do byte, nós pode ver RFC2045 ~ RFC2049, MIMICAM acima das especificações detalhadas.
8Bit Base64 exigidos de cada três bytes em quatro bytes 6Bit (3 * 8 = 4 * 6 = 24), e adicionam então outros dois 6Bit altos 0, 8Bit composto de quatro bytes, que é que a teoria convertida da corda será mais longa do que o 1 original/3.
O projeto é terminado o algoritmo da descodificação BASE64 dos procedimentos do projeto e da verificação de FPGA.

·Por aquisição de dados
FPGA internamente gerou a origem de dados, programa do anfitrião-lado para responder ao cartão do pci emitido pelo sinal da interrupção, o hardware nos dados é transferido à placa do anfitrião, e os dados correspondentes são indicados na relação e nos quadros de dados recebidos. Receberá os dados ao disco para ver.

Experimenta um famoso do diodo emissor de luz do controle não-PCI
Experiência II SDRAM, captação do PCI sem
A experiência 3 PCI-baseou o famoso do diodo emissor de luz
A experiência 4 PCI-baseou a fonte da transmissão de dados
A experiência 5 SDRAM PCI-baseou a aquisição

Inquiry Cart 0