Add to Cart
Microchip 18F2550 SMD SOIC de PIC18f2550 SOIC
|
Bocado da configuração
|
Ajustes |
|---|---|
| Seleção da fonte de USB da velocidade máxima | Src do pulso de disparo de 96MHz PLL/2 |
| Pulso de disparo de sistema Postscaler do processador central | [OSC1/OSC2 Src; /4] [96MHz PLL Src: Partilha de /6] por 5 (20MHz entrado) |
| Oscilador | HS: HS+PLL, USB-HS |
| O monitor à prova de falhas do pulso de disparo permite | Deficiente |
| Interruptor externo interno sobre o modo | Deficiente |
| Regulador de tensão de USB | Permitido |
| Poder acima do temporizador | Permitido |
| Brown para fora detecta | Desabilitado no hardware, SBOREN desabilitado |
| De Brown tensão para fora | 4.5V |
| Temporizador de cão de guarda | Enfermo-controlado pelo bocado de SWDTEN |
| Cão de guarda Postscaler | 1:1 |
| CCP2 Mux | RC1 |
| PortB A/D permite | PORTB<4: 0> configurado como o I/O digital na restauração |
| O oscilador da baixa potência Timer1 permite | Deficiente |
| Claros mestres permitem | MCLR permitido, RE3 desabilitado |
| Restauração do excesso de pilha | Deficiente |
| Programa da baixa tensão | Deficiente |
| Porto no circuito dedicado (ICD/ICSP) | Deficiente |
| O processador central prolongado permite | Deficiente |
| Todas as opções esquerdas são desabilitadas | Deficiente |