
Add to Cart
XILINX Extended Spartan 3A XC3S50 XC3S200A XC3S400A XC3S700A XC3S1400A Família FPGA IC 55296 LQFP144 XC3S50A-4TQG144C
XILINX Extended Spartan 3A XC3S50 Família FPGA IC 108 55296 1584 LQFP144 XC3S50A-4TQG144C
Categoria | Circuitos Integrados (CIs) |
Família | Embutido - FPGAs (Field Programmable Gate Array) |
Mfr | Xilinx Inc. |
Series | Spartan-3A |
Pacote | Bandeja |
Status da peça | Ativo |
Número de LABs/CLBs | 176 |
Número de elementos lógicos/células | 1584 |
Total de bits de RAM | 55296 |
Número de E/S | 108 |
Número de portões | 50.000 |
Voltagem - Fornecimento | 1,14V ~ 1,26V |
Tipo de montagem | Montagem em Superfície |
Temperatura de operação | 0-85C (TJ) |
Pacote / Estojo | 144-LQFP |
Pacote de dispositivos do fornecedor | 144-TQFP (20x20) |
Número do produto base | XC3S50 |
Introdução :
A família Spartan®-3A de FPGAs (Field Programmable Gate Arrays) resolve os desafios de projeto na maioria das aplicações eletrônicas de alto volume, custo-benefício e uso intensivo de E/S.A família de cinco membros oferece densidades que variam de 50.000 a 1,4 milhão de portas do sistema, conforme mostrado na Tabela 1. Os FPGAs Spartan-3A fazem parte da família Extended Spartan-3A, que também inclui o não volátil Spartan-3AN e o densidade Spartan-3A DSP FPGAs.A família Spartan-3A baseia-se no sucesso das famílias FPGA Spartan-3E e Spartan-3 anteriores.Novos recursos melhoram o desempenho do sistema e reduzem o custo de configuração.Esses aprimoramentos da família Spartan-3A, combinados com a comprovada tecnologia de processo de 90 nm, oferecem mais funcionalidade e largura de banda por dólar do que nunca, estabelecendo o novo padrão no setor de lógica programável.Devido ao seu custo excepcionalmente baixo, os FPGAs Spartan-3A são ideais para uma ampla gama de aplicações de eletrônicos de consumo, incluindo acesso de banda larga, rede doméstica, exibição/projeção e equipamentos de televisão digital.A família Spartan-3A é uma alternativa superior para mascarar ASICs programados.Os FPGAs evitam o alto custo inicial, os longos ciclos de desenvolvimento e a inflexibilidade inerente dos ASICs convencionais e permitem atualizações de projeto de campo.
Recursos:
• Solução lógica de custo muito baixo e alto desempenho para aplicativos de alto volume e custo-benefício
• A fonte VCCAUX de faixa dupla simplifica o design somente de 3,3 V
• Os modos de suspensão e hibernação reduzem a energia do sistema
• Pinos de interface SelectIO™ multitensão e multipadrão
• Até 502 pinos de E/S ou 227 pares de sinais diferenciais
• E/S de terminação única LVCMOS, LVTTL, HSTL e SSTL
• Sinalização de 3,3 V, 2,5 V, 1,8 V, 1,5 V e 1,2 V
• Unidade de saída selecionável, até 24 mA por pino
• O padrão QUIETIO reduz o ruído de comutação de E/S
• Compatibilidade total de 3,3 V ± 10% e conformidade com troca a quente.
• Taxa de transferência de dados de 640+ Mb/s por E/S diferencial
• E/S diferencial LVDS, RSDS, mini-LVDS, HSTL/SSTL com resistores de terminação diferencial integrados
• Suporte aprimorado à taxa de dados dupla (DDR)
• Suporte a SDRAM DDR/DDR2 até 400 Mb/s
• Suporte à tecnologia PCI® de 32/64 bits e 33/66 MHz totalmente compatível
• Recursos lógicos abundantes e flexíveis • Densidades de até 25.344 células lógicas, incluindo registrador de deslocamento opcional ou suporte a RAM distribuída
• Multiplexadores amplos eficientes, lógica ampla
• Lógica de transporte de antecipação rápida
• Multiplicadores 18 x 18 aprimorados com pipeline opcional
• Porta de programação/depuração IEEE 1149.1/1532 JTAG
• Arquitetura de memória hierárquica SelectRAM™
• Até 576 Kbits de RAM de bloco rápido com permissão de gravação de bytes para aplicativos de processador
• Até 176 Kbits de RAM distribuída eficiente
• Até oito gerenciadores de relógio digital (DCMs)
• Eliminação de distorção do relógio (loop bloqueado por atraso)
• Síntese de frequência, multiplicação, divisão
• Mudança de fase de alta resolução
• Ampla faixa de frequência (5 MHz a mais de 320 MHz)
• Oito redes de clock globais de baixa distorção, oito clocks adicionais por meio dispositivo, além de abundante roteamento de baixa distorção
• Interface de configuração para PROMs padrão do setor
• Flash PROM serial SPI de baixo custo e economia de espaço
• x8 ou x8/x16 BPI paralelo NOR Flash PROM
• Plataforma Flash Xilinx® de baixo custo com JTAG
• Identificador de DNA de dispositivo exclusivo para autenticação de design
• Carregue vários fluxos de bits sob controle de FPGA
• Verificação de CRC pós-configuração
• Suporte completo ao software do sistema de desenvolvimento Xilinx ISE® e WebPACK™, além do Kit Inicial Spartan-3A
• Processadores integrados MicroBlaze™ e PicoBlaze
• Embalagem QFP e BGA de baixo custo, opções sem Pb
• Pegadas comuns suportam migração de densidade fácil
• Compatível com FPGAs não voláteis Spartan-3AN selecionados
• Compatível com FPGAs Spartan-3A DSP de maior densidade
• Versão XA Automotiva disponível
Produtos relacionados :
Status do FPGA Spartan-3A
Produção XC3S50A
Produção XC3S200A
Produção XC3S400A
Produção XC3S700A
Produção XC3S1400A
XC3S50A –4 Desempenho Padrão VQ100/ VQG100 100-pin Very Thin Quad Flat Pack (VQFP) C Comercial (0°C a 85°C)
XC3S200A –5 Alto desempenho (somente comercial) TQ144/ TQG144 144 pinos Thin Quad Flat Pack (TQFP) I Industrial (–40°C a 100°C) XC3S400A FT256/FTG256 256-ball Fine-Pitch Thin Ball Grid Array (FTBGA) )
XC3S700A FG320/ FGG320 Matriz de grade de bola de passo fino de 320 bolas (FBGA)
XC3S1400A FG400/FGG400 Matriz de grade de bola de passo fino de 400 bolas (FBGA)
XC3S1400A FG484/FGG484 Matriz de grade de bola de passo fino de 484 bolas (FBGA)
XC3S1400A FG676 FGG676 Matriz de grade de bola de passo fino de 676 bolas (FBGA)
Para obter mais informações sobre a disponibilidade de estoque da família Spartan-3A FPGA, sinta-se à vontade para enviar e-mail: ic@icschip.com