Add to Cart
A família nova do dispositivo do ciclone IV FPGA de Altera estende a liderança da série de FPGA do ciclone em fornecer o mercado o mais barato, baixo-poder FPGAs, agora uma variação do transceptor. Os dispositivos do ciclone IV são visados ao volume alto, aplicações custo-sensíveis, permitindo desenhistas de sistema de cumprir exigências crescentes da largura de banda ao abaixar custos.
Construído em um processo aperfeiçoado da baixa potência, a família do dispositivo do ciclone IV oferece as seguintes duas variações:
O E-mais baixo poder do ciclone IV, funcionalidade alta com o mais barato
O GX-mais baixo poder do ciclone IV e o FPGAs o mais barato com os 3,125 transceptores dos Gbps
Especificação: EP da tecnologia 1.2V 144-Pin EQFP das pilhas 60nm da família 22320 de EP4CE22E22 IC-FPGA Cyclone® IV E
|
Categoria
|
Relação - motoristas, receptores, transceptores
|
|
Mfr
|
ALTERA
|
|
Série
|
FPGA IC |
|
Estado da parte
|
Ativo
|
| UE RoHS | Complacente |
| ECCN (E.U.) | EAR99 |
| Estado da parte | Ativo |
| HTS | 8542330001 |
| Automotivo | Não |
| PPAP | Não |
| Nome de família | Cyclone® IV E |
| Tecnologia de processamento | 60nm |
| Usuário I/Os | 79 |
| Número de bancos do I/O | 8 |
| Tensão de fonte (v) do funcionamento | 1,2 |
| Elementos de lógica | 22320 |
| Número de multiplicadores | 66 (18x18) |
| Tipo da memória do programa | SRAM |
| Memória encaixada (Kbit) | 594 |
| Número total de bloco RAM | 66 |
| Núcleo do IP | codificador 2000 do JPEG da latência do Secundário-quadro (BA130)|EtherCAT|RapidIO ao controlador da ponte de AXI (RAB)|EtherNET/IP|DS1/E1 TDM sobre o núcleo do IP do pacote |
| Nome do fornecedor | Silex de Barco/Mobiveil, Inc/automatização de Beckhoff GmbH/Softing AG/Aimvalley |
| Unidades da lógica do dispositivo | 22320 |
| Número de pulsos de disparo globais | 20 |
| Número de dispositivo de DLLs/PLLs | 4 |
| Programmability | Sim |
| Apoio de Reprogrammability | Não |
| Proteção anti-cópia | Não |
| Programmability do Em-sistema | Não |
| Categoria da velocidade | 6 |
| Padrões diferenciais do I/O | LVPECL|LVDS|RSDS|SSTL|HSTL|B-LVDS |
| Padrões Único-terminados do I/O | PCI-X|SSTL|HSTL|LVTTL|LVCMOS|PCI |
| Relação externo da memória | RDA SDRAM|QDRII+SRAM|DDR2 SDRAM |
| Tensão de fonte mínima (v) do funcionamento | 1,16 |
| Tensão de fonte máxima (v) do funcionamento | 1,24 |
| Tensão do I/O (v) | 3|2,5|1,8|1,5|1,2|3,3 |
| Temperatura de funcionamento mínima (°C) | 0 |
| Temperatura de funcionamento máximo (°C) | 85 |
| Categoria da temperatura do fornecedor | Anúncio publicitário |
| Tradename | Ciclone |
| Pacote do fornecedor | EP DE EQFP |
| Pin Count | 144 |
| Nome do pacote padrão | QFP |
| Montagem | Montagem de superfície |
| Altura do pacote | 1,45 |
| Comprimento do pacote | 20 |
| Largura do pacote | 20 |
| O PWB mudou | 144 |
| Forma da ligação | Gaivota-asa |
Classificações ambientais & da exportação
| ATRIBUTO | DESCRIÇÃO |
|---|---|
| Estado de RoHS | ROHS3 complacente |
| Nível da sensibilidade de umidade (MSL) | 3 (168 horas) |
| Estado do ALCANCE | ALCANCE não afetado |
| ECCN | 3A991B1A |
| HTSUS | 8542.32.0071 |
A maioria de FPGA popular CI: