Shenzhen Hongxinwei Technology Co., Ltd

Tecnologia Co. de Shenzhen Hongxinwei, Ltd Para adotar a nova tecnologia, para produzir produtos da qualidade, para oferecer o serviço de primeira classe.

Manufacturer from China
Dos Estados-Site
6 Anos
Casa / Produtos / Electronic Integrated Circuits /

ATXMEGA8E5-AU 32MHz SPI 8 microcontroladores mordidos MCU 32TQFP

Contate
Shenzhen Hongxinwei Technology Co., Ltd
Cidade:shenzhen
Província / Estado:guangdong
País / Região:china
Pessoa de contato:Mr段
Contate

ATXMEGA8E5-AU 32MHz SPI 8 microcontroladores mordidos MCU 32TQFP

Pergunte o preço mais recente
Number modelo :ATXMEGA8E5-AU
Lugar de origem :Filipinas
Quantidade de ordem mínima :10pcs
Payment Terms :T/T
Capacidade da fonte :2000PCS/Week
Prazo de entrega :2-3days
Detalhes de empacotamento :500pcs/box
Tamanho de memória do programa :kB 8
Largura do ônibus de dados :bocado 8 bit/16
Definição do CAD :Bocado 12
Frequência de pulso de disparo máxima :32MHz
Número de I/Os :I/O 26
Tamanho de RAM dos dados :1 kB
Tensão de fonte do funcionamento :1,6 V a 3,6 V
Temperatura de funcionamento mínima :- 40 C
Temperatura de funcionamento máximo :+ 85 C
Tamanho da ROM dos dados :512 B
Tipo de relação :2-fio, SPI, USART
Número de canais do CAD :canal 16
Número de temporizadores/contadores :Temporizador 3
Quantidade do bloco da fábrica :Bandeja 250
more
Contate

Add to Cart

Encontre vídeos semelhantes
Ver descrição do produto

Microcontroladores de 8 bits de ATXMEGA8E5-AU - MCU 32TQFP, VERDE da temperatura do IND, 1.6-3.6V

1.Features

De capacidade elevada, microcontrolador de Atmel® AVR® XMEGA® 8/16-bit da baixa potência
memórias permanentes do programa e dos dados do 
 8K – 32KB do flash auto-programável do em-sistema
 2K – seção da bota 4KB
 512Bytes – 1KB EEPROM
 1K – 4KB SRAM interno
Características periféricas
o Quatro-canal do  aumentou o controlador de acesso direto da memória com fósforo do endereço 8/16-bit
sistema do evento do Oito-canal do 
roteamento assíncrono e síncrono do  do sinal
codificador da quadratura do  com filtro giratório
temporizador/contadores de 16 bits do  três
temporizador/contador do  um com saída quatro para comparar ou entrar os canais da captação
temporizador/contador do  dois com saída dois para comparar ou entrar os canais da captação
extensão alta da definição do  permitindo para baixo à definição de 4ns PWM
extensão da forma de onda do  para o controle do motor, diodo emissor de luz, iluminação, H-ponte, movimentações altas, e mais
o  critica a extensão para a manipulação segura e determinística e/ou a parada programada do motorista externo
gerador CRC-16 (CRC-CCITT) e CRC-32 do  (IEEE 802,3)
módulo feito sob encomenda da lógica do  XMEGA (XCL) com funções do temporizador, do contador e de lógica
o temporizador/contadores de 8 bits do  dois com captação/compara e modo de 16 bits da cascata
o  conectou a um USART para apoiar o comprimento feito sob encomenda do quadro de dados
o  conectou aos pinos do I/O e ao sistema do evento para fazer funções de lógica programáveis
 MUX, E, NAND, OU, NEM, XOR, XNOR, NÃO, D-Aleta-falhanço, trava de D, trava de RS

Dois USARTs com configuração metade-frente e verso do fio completo-frente e verso e único
modo de SPI do mestre do 
o  apoia protocolos feitos sob encomenda com bocado até 256 configurável do comprimento do quadro de dados
sistema do  de alerta dos modos de sono profundo quando usado com o oscilador 8MHz interno
relação do dois-fio do  um com fósforo duplo do endereço (I2C e SMBus compatíveis)
configuração da ponte do  para a operação simultânea do mestre e do escravo
o  levanta ao apoio da velocidade do ônibus 1MHz
relação periférica de série do  um (SPI)
contador de 16 bits do tempo real do  com oscilador separado e correção digital
dezesseis-canal do  um, 12 mordido, conversor 300ksps analógico-numérico com:
offset do  e correção do ganho
cálculo da média do 
Sobre-amostra e dizimação do 
 uns de dois canais, 12 mordido, conversor 1Msps numérico-analógico
os comparadores análogos do  dois com janela comparam a função e fontes atuais
interrupções externos do  em todos os pinos de uso geral do I/O
temporizador de cão de guarda programável do  com da em-microplaqueta o oscilador separado da baixa potência ultra
apoio da biblioteca de QTouch® do 
botões, slideres e rodas capacitivos do toque do 
características especiais do microcontrolador do 
 Poder-na restauração e na detecção programável da baixa de pressão
opções internas e externos do  do pulso de disparo com PLL
controlador de interrupção multinível programável do 
modos de sono do  cinco
 que programa e para eliminar erros da relação
 PDI (programa e para eliminar erros da relação)

I/O e pacotes
pinos programáveis do I/O do  26
ligação 32 TQFP do  7x7mm
ligação 32 VQFN do  5x5mm
ligação 32 UQFN do  4x4mm
tensão de funcionamento do 
 1,6 – 3.6V
frequência de funcionamento do 
 0 – 12MHz de 1.6V
 0 – 32MHz de 2.7V

2.Pinout e diagrama de bloco

ATXMEGA8E5-AU 32MHz SPI 8 microcontroladores mordidos MCU 32TQFP

3.CPU

Características
 8/16-bit, processador central de capacidade elevada de Atmel AVR RISC
instruções do  142
multiplicador do hardware do 
o  32x8-bit registra-se conectado diretamente ao ALU
pilha do  em RAM
o  empilha o ponteiro acessível no espaço de memória do I/O
o  dirige o endereçamento até de 16MB da memória do programa e de 16MB da memória dos dados
acesso 16/24-bit verdadeiro do  aos registros do I/O 16/24-bit
apoio eficiente do  para 8-, 16-, e aritméticas de 32 bits
Proteção da mudança de configuração de características sistema-críticas
Vista geral
Todos os dispositivos do AVR XMEGA usam o processador central de 8/16-bit AVR. A função principal do processador central é executar o código e executar todos os cálculos. O processador central pode às memórias de acesso, executa cálculos, periféricos do controle, e executa o programa na memória Flash. A manipulação da interrupção é descrita em uma seção separada, refere “interrupções e o controlador de interrupção multinível programável” na página 28.
Vista geral arquitetónica
A fim maximizar o desempenho e o paralelismo, o processador central do AVR usa uma arquitetura de Harvard com memórias separadas e ônibus para o programa e os dados. As instruções na memória do programa são executadas com encanamento de uma só camada. Quando uma instrução for executada, a instrução seguinte pre-é buscada da memória do programa. Isto permite instruções para ser executado em cada ciclo de pulso de disparo.

4.Why escolhem-nos?

100% novo e originao com preço da vantagem
Eficiência elevada
Entrega rápida
Serviço profissional da equipe
10 anos experimentam componentes eletrônicos
Agente dos componentes eletrônicos
Desconto logístico da vantagem
Serviço pós-venda excelente

Inquiry Cart 0