
Add to Cart
o diagrama da escada/transistor padrão do programa de C NPN output o processador central de CortexTM M3 do BRAÇO
Descrição:
* processador central: Processador central de CortexTM M3 do BRAÇO.
* entrada de Digitas: Entrada do transistor, tipo de apoio do dreno da fonte.
* saída de Digitas: Saída do transistor de NPN.
* entrada de alta velocidade: 2 a maneira AB input/4-way separa a contagem de alta velocidade.
Especificação:
Temporizador | 256 100ms temporizador x206 (0.1~3276.7 segundos), 10ms temporizador x46 (0.01~327.67 segundos), 1ms temporizador x4 (0.001~32.767 segundos) |
Contador | 235 |
Interrupção de alta velocidade | Interrupção de aumentação e de queda de X0-X5 da borda, interrupção cronometrando de 3 maneiras |
Modelo da execução de programa | Exploração do ciclismo |
Velocidade de execução | 0.1us/1000AWL SOBRE: 5us/OFF: 0.5us) |
Linguagem de programação | Diagrama da escada/programa de C padrão (ambos podem ser usados) |
PORT1/PORT2 | ||
Pin1 | Rx- (B) (PORT2 RS485) | ![]() |
Pin2 | RxD (PORT1 RS232) | |
Pin3 | TxD (PORT1 RS232) | |
Pin4 | NA | |
Pin5 | Terra | |
Pin6 | Rx+(A) (PORT2 RS485) | |
Pin7 | NA | |
Pin8 | NA | |
Pin9 | NA |