
Add to Cart
Chip de Circuito Integrado STM32H755IIK6 32-Bit Dual-Core ARM Microcontrollers-MCU
Descrição do produto de STM32H755IIK6
O STM32H755IIK6 oferece três ADCs, dois DACs, dois comparadores de potência ultrabaixa, um RTC de baixa potência, um temporizador de alta resolução, 12 temporizadores de uso geral de 16 bits, dois temporizadores PWM para controle do motor, cinco temporizadores de baixa potência, um verdadeiro gerador de números aleatórios (RNG) e uma célula de aceleração criptográfica. Bem como uma ampla gama de I/Os aprimorados e periféricos conectados a barramentos APB, barramentos AHB, matriz de barramento multi-AHB de 2x32 bits e uma interconexão AXI multicamada compatível acesso à memória interna e externa.
Especificação deSTM32H755IIK6
Tipo de memória do programa |
INSTANTÂNEO |
Tamanho da RAM |
1M x 8 |
Tensão - Alimentação (Vcc/Vdd) |
1,62V ~ 3,6V |
Conversores de dados |
A/D 36x16b;D/A 2x12b |
Tipo de oscilador |
interno |
Temperatura de operação |
-40°C ~ 85°C (TA) |
Tipo de montagem |
Montagem em superfície |
Pacote / Estojo |
201-UFBGA |
Pacote de dispositivos do fornecedor |
176+25UFBGA (10x10) |
Arm® Cortex®-M7 com FPU de STM32H755IIK6
O Arm® Cortex®-M7 com processador FPU de dupla precisão é a última geração de processadores Arm para sistemas embarcados.Ele foi desenvolvido para fornecer uma plataforma de baixo custo que atende às necessidades de implementação de MCU, com contagem de pinos reduzida e consumo de energia otimizado, ao mesmo tempo em que oferece excelente desempenho computacional e baixa latência de interrupção.
O processador Cortex®-M7 é um processador altamente eficiente de alto desempenho
Pipeline de emissão dupla de seis estágios
Previsão de ramificação dinâmica
Arquitetura Harvard com caches L1 (16 Kbytes de I-cache e 16 Kbytes de Dcache)
Interface AXI de 64 bits
Interface ITCM de 64 bits
Interfaces DTCM de 2x32 bits
As seguintes interfaces de memória são suportadas
Barramentos separados de instruções e dados (Arquitetura Harvard) para otimizar a latência da CPU
Interface de memória fortemente acoplada (TCM) projetada para acessos SRAM rápidos e determinísticos
Interface AXI Bus para otimizar as transferências Burst
Barramento periférico AHB-Lite dedicado de baixa latência (AHBP) para conectar-se a periféricos.
Perguntas frequentes
P. Seus produtos são originais?
R: Sim, todos os produtos são originais, a nova importação original é o nosso propósito.
P: quais certificados você tem?
R: Somos uma empresa certificada ISO 9001:2015 e membros da ERAI.
P: você pode oferecer suporte a pedidos ou amostras em pequenas quantidades? A amostra é grátis?
R: sim, aceitamos pedidos de amostra e pedidos pequenos. o custo da amostra é diferente de acordo com seu pedido ou projeto.
P: como enviar meu pedido?É seguro?
R: Usamos expresso para enviar, como DHL,Fedex,UPS,TNT,EMS. Também podemos usar o remetente sugerido.
P: e o prazo de entrega?
R: podemos enviar peças em estoque dentro de 5 dias úteis. se não houver estoque, confirmaremos o prazo de entrega para você com base na quantidade do pedido.