Introdução
A família MC9S12C / MC9S12GC são famílias de MCU baseadas em flash de 48/52/80 pines, que fornecem a potência e flexibilidade do núcleo de 16 bits para uma nova gama de custos e espaço sensível,Aplicações de redes industriais e automotivas de uso geralTodos os membros da Família MC9S12C / MC9S12GC possuem periféricos on-chip padrão, incluindo uma unidade de processamento central de 16 bits (CPU12), até 128K bytes de Flash EEPROM, até 4K bytes de RAM,uma interface de comunicações em série assíncrona (SCI), uma interface periférica serial (SPI), um módulo de temporizador de 16 bits de 8 canais (TIM), um modulador de largura de pulso de 8 bits de 6 canais (PWM), um conversor analógico-digital (ADC) de 8 canais e 10 bits.
Características
• Núcleo HCS12 de 16 bits:
CPU HCS12
Compatível com o conjunto de instruções M68HC11
¢ Modelo de empilhamento e programação de interrupção idêntico ao M68HC11
¢ Ficha de instruções
¢ Endereçamento indexado melhorado
MMC (mapa de memória e interface)
¢ INT (controle de interrupção)
BDM (modo de depuração em segundo plano)
DBG12 (módulo de depuração12 aprimorado, incluindo pontos de interrupção e buffer de rastreamento de mudança de fluxo)
MEBI (multiplexed expansion bus interface) disponível apenas na versão de pacote de 80 pinos
• Entradas de interrupção de despertar:
- até 12 bits de porta disponíveis para a função de interrupção de despertar com filtragem digital
• Frequência de funcionamento:
32 MHz equivalente a 16 MHz de velocidade de autocarro para um único chip
- 32 MHz equivalente a velocidade de autocarro de 16 MHz em modos de autocarro expandidos
Opção da Família 9S12C: 50MHz equivalente a velocidade do autocarro de 25MHz
Todos os membros da Família 9S12GC permitem uma frequência operacional de 50 MHz.
• Regulador interno de 2,5 V:
Suporta um intervalo de tensão de entrada de 2,97V a 5,5V
Capacidade de modo de baixa potência
Inclui circuitos de reinicialização de baixa tensão (LVR)
Inclui circuitos de interrupção de baixa tensão (LVI)
• Pacote LQFP de 48 pinos, LQFP de 52 pinos ou QFP de 80 pinos:
- até 58 linhas de E/S com capacidade de entrada e de accionamento de 5 V (pacote de 80 pinos)
- até 2 linhas exclusivas de entrada de 5 V (IRQ, XIRQ)
️ Entrada de conversor A/D de 5V e entrada/saída de 5V
• Apoio ao desenvolvimento:
Modo de depuração de fundo de fio único (BDM)
Pontos de ruptura de hardware no chip
¢ Funções de depuração DBG12 aprimoradas