
Add to Cart
Lógica programável IC do I/O do dispositivo programável 160 dos circuitos integrados EPM570F256C5N max II
Especificações
Atributo de produto | Valor de atributo |
---|---|
Categoria de produto: | CPLD - Dispositivo de lógica programável complexo |
EPM570 | |
SMD/SMT | |
FBGA-256 | |
2,5 V, 3,3 V | |
440 | |
I/O 160 | |
3,6 V | |
2,375 V | |
0 C | |
+ 70 C | |
304 megahertz | |
5,4 ns | |
Bandeja | |
Tipo da memória: | Instantâneo |
Número de blocos da disposição de lógica - laboratórios: | 57 |
Número de elementos de lógica: | 570 |
Corrente da fonte de funcionamento: | 55 miliampères |
Descrição
A família de MAX® II de imediato-em, CPLDs permanente é baseada em uns 0.18-µm, um processo de 6 camada-metal-flashes,
com densidades de 240 a 2.210 elementos de lógica macrocells equivalentes (de LEs) (128 a 2.210) e permanente
armazenamento de 8 Kbits. Os dispositivos do max II oferecem contagens altas do I/O, o desempenho rápido, e o encaixe seguro contra outro
Arquiteturas de CPLD. Caracterizando o núcleo de MultiVolt, um bloco da memória Flash do usuário (UFM), e o em-sistema aumentado
o programmability (ISP), dispositivos do max II é projetado reduzir o custo e o poder ao fornecer programável
soluções para aplicações tais como a construção de uma ponte sobre do ônibus, a expansão do I/O, poder-na restauração (POR) e arranjando em sequência o controle,
e controle de configuração do dispositivo.
Características
O max II CPLD tem as seguintes características:
Barato, baixa potência CPLD
Imediato-em, arquitetura permanente
Corrente à espera tão baixa como o µA 25
Fornece tempos rápidos do atraso e da pulso de disparo-à-saída de propagação
Fornece quatro pulsos de disparo globais os dois pulsos de disparo disponíveis pelo bloco da disposição de lógica (o LABORATÓRIO)
Bloco até 8 Kbits de UFM para o armazenamento permanente
Núcleo de MultiVolt permitindo tensões de fonte externo ao dispositivo de um ou outro 3,3 V de V/2.5 V ou 1,8
Relação do I/O de MultiVolt que apoia níveis da lógica 3.3-V, 2.5-V, 1.8-V, e 1.5-V
arquitetura Ônibus-amigável que inclui a taxa de pântano, a força programáveis da movimentação, ônibus-posse, e
programável levante os resistores
Schmitt provoca a possibilidade das entradas tolerantes do ruído (programáveis pelo pino)
I/Os são inteiramente complacentes com o grupo de interesse especial componente periférico da interconexão
(SIG do PCI) especificação do ônibus local do PCI, revisão 2,2 para a operação 3.3-V em 66 megahertz
Apoios quentes-socketing
Circuitos comum incorporados do teste da limite-varredura do grupo de ação do teste (JTAG) (BST) complacentes com
Padrão 1149.1-1990 de IEEE
Circuitos do ISP complacentes com padrão 1532 de IEEE
Guia de troca
Shiping | Período de entrega |
Para as peças do em-estoque, as ordens são calculadas para enviar para fora em 3 dias. Uma vez que enviado, calculado prazo de entrega depende do abaixo portadores que você escolheu: |
Taxas de envio |
Após ter confirmado a ordem, nós avaliaremos os custos de envio baseados no peso dos bens |
|
Opção de envio |
Nós fornecemos DHL, Fedex, EMS, SF expresso, e o transporte internacional registrado do correio aéreo. |
|
Seguimento do transporte |
Nós notificá-lo-emos pelo e-mail com número de referência uma vez que a ordem é enviada. |
|
Retorno garantia |
Retorno |
Os retornos são aceitados normalmente quando terminados no prazo de 30 dias da data da expedição. As peças devem ser não utilizadas e no empacotamento original. O cliente tem que tomar a carga para o transporte. |
Garantia |
Todas as compras de Retechip vêm com uma política do retorno do dinheiro-para trás de 30 dias, esta garantia não se aplicará a nenhum artigo onde os defeitos foram causados pela operação imprópria do conjunto, da falha pelo cliente seguir instruções, de produto da alteração, a negligente ou a imprópria do cliente |
|
Pedir |
Pagamento |
T/T, Paypal, cartão de crédito inclui o visto, mestre, americano Expresso. |