
Add to Cart
IOs programável do macro 116 de Fpga EPM3256ATI144-10N CPLD max 3000A 256
Especificações
Atributo de produto | Valor de atributo |
---|---|
Intel | |
Categoria de produto: | FPGA - Disposição de porta programável do campo |
Ciclone III EP3C5 | |
5136 LE | |
I/O 94 | |
1,15 V | |
1,25 V | |
0 C | |
+ 85 C | |
SMD/SMT | |
EQFP-144 | |
Bandeja | |
Tipo: | Intel/Altera |
Frequência de funcionamento máxima: | 315 megahertz |
Umidade sensível: | Sim |
Número de blocos da disposição de lógica - laboratórios: | LABORATÓRIO 321 |
Tensão de fonte do funcionamento: | 1,15 V a 1,25 V |
Tipo de produto: | FPGA - Disposição de porta programável do campo |
Descrição
Os dispositivos do max 3000A são dispositivos baratos, de capacidade elevada baseados na arquitetura de Altera max.
Fabricado com tecnologia avançada do CMOS, os dispositivos EEPROM-baseados do max 3000A operam-se com
uma tensão de fonte 3.3-V e para fornecer tão rapidamente 600 a 10.000 portas úteis, ISP, atrasos do pino-à-pino quanto 4,5 ns,
e velocidades contrárias de até 227,3 megahertz. Dispositivos do max 3000A – 4, – nos 5, – 6, – nos 7, e – 10 velocidades
as categorias são compatíveis com as exigências do sincronismo do grupo de interesse especial do PCI (os SIG do PCI)
Características
O CMOS de capacidade elevada, barato EEPROM-baseou dispositivos de lógica programável (PLDs) construiu sobre
uma arquitetura de MAX® (veja a tabela 1)
programmability do em-sistema 3.3-V (ISP) através do grupo de ação comum do teste do padrão 1149,1 incorporados de IEEE
(JTAG) relação com capacidade detravamento avançada – circuitos do ISP complacentes com padrão 1532 de IEEE
Circuitos incorporados do teste da limite-varredura (BST) complacentes com padrão 1149.1-1990 de IEEE
Características aumentadas do ISP: – Algoritmo aumentado do ISP para a programação mais rápida – bocado de ISP_Done a assegurar
programação completa – levante o resistor nos pinos do I/O durante a programação do em-sistema
Alto densidade PLDs que varia de 600 a 10.000 portas úteis
atrasos da lógica do pino-à-pino 4.5-ns com frequências contrárias de até 227,3 megahertz
Relação do I/O de MultiVoltTM permitindo o núcleo do dispositivo à corrida em 3,3 V, quando os pinos do I/O forem compatíveis com
níveis da lógica 5.0-V, 3.3-V, e 2.5-V
Contagens de Pin que variam de 44 a 256 em uma variedade de bloco liso do quadrilátero fino (TQFP), bloco liso do quadrilátero plástico
(PQFP), portador de microplaqueta plástico da J-ligação (PLCC), e pacotes FineLine de BGATM
Apoio quente-socketing
Estrutura de distribuição contínua programável da disposição da interconexão (PIA) para o desempenho rápido, predizível
Características do dispositivo do max 3000A
Guia de troca
Shiping | Período de entrega |
Para as peças do em-estoque, as ordens são calculadas para enviar para fora em 3 dias. Uma vez que enviado, calculado prazo de entrega depende do abaixo portadores que você escolheu: |
Taxas de envio |
Após ter confirmado a ordem, nós avaliaremos os custos de envio baseados no peso dos bens |
|
Opção de envio |
Nós fornecemos DHL, Fedex, EMS, SF expresso, e o transporte internacional registrado do correio aéreo. |
|
Seguimento do transporte |
Nós notificá-lo-emos pelo e-mail com número de referência uma vez que a ordem é enviada. |
|
Retorno garantia |
Retorno |
Os retornos são aceitados normalmente quando terminados no prazo de 30 dias da data da expedição. As peças devem ser não utilizadas e no empacotamento original. O cliente tem que tomar a carga para o transporte. |
Garantia |
Todas as compras de Retechip vêm com uma política do retorno do dinheiro-para trás de 30 dias, esta garantia não se aplicará a nenhum artigo onde os defeitos foram causados pela operação imprópria do conjunto, da falha pelo cliente seguir instruções, de produto da alteração, a negligente ou a imprópria do cliente |
|
Pedir |
Pagamento |
T/T, Paypal, cartão de crédito inclui o visto, mestre, americano Expresso. |