

Add to Cart
microcontrolador de 8 bits com flash programável do Em-sistema dos bytes 64K/128K/256K
ATmega640/V
ATmega1280/V
ATmega1281/V
ATmega2560/V
ATmega2561/V
Características
• Elevado desempenho, microcontrolador de 8 bits da baixa potência AVR®
• Arquitetura avançada do RISC
– 135 instruções poderosas – a maioria única de execuço do ciclo de pulso de disparo
– 32 x 8 registros de trabalho de uso geral
– Operaço inteiramente estática
– Até 16 MIPS de taxa de transferência em 16 megahertz
– Multiplicador do ciclo da Em-microplaqueta 2
• Segmentos altos da memória permanente da resistência
– Bytes 64K/128K/256K do flash Auto-programável do Em-sistema
– 4K bytes EEPROM
– 8K bytes SRAM interno
– Escreva/ciclos do Erase: 10.000 Flash/100,000 EEPROM
– Retenço dos dados: 20 anos em 85°C/100 anos em 25°C
– Seço opcional do código da bota com bocados independentes do fechamento
• Em-sistema que programa pelo programa da bota da Em-microplaqueta
• Verdadeiro Read-Enquanto que-escreva a operaço
– Fechamento de programaço para a resistência da segurança do software: Até o espaço de memória externo opcional dos bytes 64K
• Relaço de JTAG (padro 1149,1 de IEEE complacente)
– capacidades da Limite-varredura de acordo com o padro de JTAG
– A Em-microplaqueta extensiva elimina erros do apoio
– Programaço do flash, do EEPROM, dos fusíveis, e dos bocados do fechamento através da relaço de JTAG
• Características periféricas
– Dois temporizadores/contadores de 8 bits com Prescaler separado e comparam o modo
– Quatro temporizadores de 16 bits/contrários com Prescaler separado, comparam e capturam o modo
– Contador do tempo real com oscilador separado
– Quatro canais de 8 bits de PWM
– Seis/doze canais de PWM com definiço programável de 2 a 16 bocados
(ATmega1281/2561, ATmega640/1280/2560)
– A saída compara o modulador
– 8/16-channel, 10 bocado CAD (ATmega1281/2561, ATmega640/1280/2560)
– Série dois/quatro programável USART (ATmega1281/2561, ATmega640/1280/2560)
– Relaço de série de SPI do mestre/escravo
– O byte orientou a relaço de série de 2 fios
– Temporizador de co de guarda programável com o oscilador separado da Em-microplaqueta
– comparador do analógico da Em-microplaqueta
– Interrupço e de alerta na mudança do Pin
• Características especiais do microcontrolador
– Poder-na restauraço e na detecço programável da baixa de presso
– Oscilador calibrado interno
– Fontes da interrupço externo e interna
– Seis modos de sono: Quietude, reduço de ruído do CAD, economia de energia, poder-para baixo, apoio,
e apoio estendido
• I/O e pacotes
– 54/86 de I/O programável alinha (ATmega1281/2561, ATmega640/1280/2560)
– 64 acolchoam QFN/MLF, 64 ligaço TQFP (ATmega1281/2561)
– 100 conduzem TQFP, 100 bola CBGA (ATmega640/1280/2560)
– RoHS/inteiramente verde
• Variaço da temperatura:
– -40°C a 85°C industrial
• Ultra-baixo consumo de potência
– Modo ativo: 1 megahertz, 1.8V: µA 500
– Modo do poder-para baixo: 0,1 µA em 1.8V
• Categoria da velocidade:
– ATmega640V/ATmega1280V/ATmega1281V:
0 - 4 megahertz @ 1,8 - 5.5V, 0 - 8 megahertz @ 2,7 - 5.5V
– ATmega2560V/ATmega2561V:
0 - 2 megahertz @ 1,8 - 5.5V, 0 - 8 megahertz @ 2,7 - 5.5V
– ATmega640/ATmega1280/ATmega1281:
0 - 8 megahertz @ 2,7 - 5.5V, 0 - 16 megahertz @ 4,5 - 5.5V
– ATmega2560/ATmega2561:
0 - 16 megahertz @ 4,5 - 5.5V
1. Figura das configurações de Pin
1-1. TQFP-pinout ATmega640/1280/2560
Figura 1-2. CBGA-pinout ATmega640/1280/2560
Figura 1-3. Pinout ATmega1281/2561
Nota: A grande almofada center debaixo do pacote de QFN/MLF é feita do metal e conectada internamente terra. Deve ser soldada ou colado placa para assegurar a boa estabilidade mecnica. Se a almofada center é deixada desligado, o pacote pôde afrouxar da placa.
2. Vista geral
O ATmega640/1280/1281/2560/2561 é um microcontrolador de 8 bits do CMOS da baixa potência baseado na arquitetura aumentada AVR do RISC. Executando instruções poderosas em um único ciclo de pulso de disparo, o ATmega640/1280/1281/2560/2561 consegue as taxas de transferência que aproximam 1 MIPS pelo megahertz permitindo que o desenhista de sistema aperfeiçoe o consumo de potência contra a velocidade de processamento.
2,1 diagrama de bloco
Figura 2-1. Diagrama de bloco