

Add to Cart
1. Descriço geral
Os microcontroladores LPC2364/66/68 so baseados processador central de 16 bits/de 32 bits de ARM7TDMI-S com
emulation do tempo real que combina o microcontrolador com o kB até 512 do encaixado
memória Flash de alta velocidade. Uma relaço larga da memória de 128 bocados e um acelerador original
a arquitetura permite a execuço de 32 bits do código na taxa de pulso de disparo máxima. Para crítico
o desempenho em rotinas de serviço da interrupço e em algoritmos de DSP, esta aumenta o desempenho
até 30% sobre o modo do polegar. Para aplicações críticas do tamanho de código, a alternativa de 16 bits
O modo do polegar reduz o código por mais de 30% com pena mínima do desempenho.
Os LPC2364/66/68 so ideais para aplicações de comunicaço de série de múltiplos propósitos. Eles
incorpore um controlador (MAC) do acesso dos meios dos ethernet de 10/100, dispositivo da velocidade máxima de USB
com um valor-limite RAM de 4 kB, quatro UARTs, dois PODEM os canais, uma relaço de SPI, dois
Portas de série síncronos (SSP), três relações de I2C, e uma relaço de I2S. Esta mistura de
as relações de comunicações de série combinaram com uma em-microplaqueta o oscilador interno de 4 megahertz,
SRAM até 32 do kB, 16 kB SRAM para ethernet, 8 kB SRAM para USB e general
purpose o uso, junto com 2 que o kB SRAM a pilhas faz estes dispositivos muito bons
serido para entradas e conversores de protocolo de uma comunicaço. Vários temporizadores de 32 bits,
10 bocado melhorado CAD, 10 bocado DAC, uma unidade de PWM, uma unidade de controle da LATA, e até 70 rápidos
As linhas de GPIO com até 12 afiam ou os pinos sensíveis nivelados da interrupço externo fazem estes
microcontroladores particularmente apropriados para o controle industrial e sistemas médicos.
2. Caracteriza o
Processador do ♦ ARM7TDMI-S, correndo em até 72 megahertz.
♦ até a memória do programa do flash da em-microplaqueta de 512 kB com o Em-sistema que programa (ISP) e
Em-aplicaço que programa capacidades de (IAP). A memória instantnea do programa está no BRAÇO
ônibus local para o acesso do processador central do elevado desempenho.
♦ 8/32 de kB de SRAM no ônibus local do BRAÇO para o acesso do processador central do elevado desempenho.
kB SRAM do ♦ 16 para a relaço dos ethernet. Pode igualmente ser usado como SRAM de uso geral.
kB SRAM do ♦ 8 para o uso do acesso direto da memória do uso geral igualmente acessível por USB.
Sistema duplo do ♦ AHB que prevê o acesso direto da memória simultneo dos ethernet, acesso direto da memória de USB, e
execuço de programa do flash da em-microplaqueta sem a disputa entre aquelas funções. A
a ponte do ônibus permite que o acesso direto da memória dos ethernet alcance o outro subsistema de AHB.
O ♦ avançou o controlador de interrupço Vectored, apoiando até 32 interrupções vectored.
Controlador de acesso direto da memória do uso geral AHB do ♦ (GPDMA) que pode ser usado com a série de SSP
relações, o porto de I2S, e o porto do carto de SD/MMC, assim como para a memória--memória
transferências.
3. das aplicações
industrial do controle do ♦
médico dos sistemas do ♦
do conversor de protocolo do ♦
Comunicações do ♦