Circuitos integrados digitais lineares da microplaqueta do circuito integrado de SN75C3243DW

Número de modelo:SN75C3243DW
Lugar de origem:Fábrica original
Quantidade de ordem mínima:10pcs
Termos do pagamento:T / T, Western Union, Paypal
Capacidade da fonte:7600pcs
Tempo de entrega:dia 1
Contate

Add to Cart

Dos Estados-Site
Shenzhen Guangdong China
Endereço: Distrito de construção de B-9P/10N Duhui 100 Futian, Shenzhen, China
Fornecedor do último login vezes: No 25 Horas
Detalhes do produto Perfil da empresa
Detalhes do produto

Oferta de ações (venda quente)

Nº da peçaQuantidadeMarcaD / CPacote
J3306501FAIRCHILD15+TO-220F
J5059 409VISHAY15+TO-92
JAN2N30195795MOT75+CAN-3
JCS4N60FB10225HF14+TO-220F
JG82852GME SL8D72308INTEL15+BGA
JKM-0008NL4769PULSO13+RJ45
JS28F128J3D755346INTEL10+TSOP
K10A60D4103TOSHIBA12+TO-220F
K13A65U6137Toshiba14+TO-220F
K30A-Y27000TOSHIBA16+TO-92
K30H6039364INFINEON16+TO-247
K4S641632H-TC7514390SAMSUNG14+TSOP-54
K6R4008V1D-KI103911SAMSUNG96+SOJ-36
K9F1G08UOD-SCBO1349SAMSUNG14+TSOP-48
K9F4G08UOD-PCBO1887SAMSUNG11+TSOP-48
KA317TU11558FSC10+TO-220
KA43150000FSC03+TO-92
KA5M0365RTU7669FAIRCHILD13+TO-220
KA7805ETU69000FSC16+TO-220
KA7815ETU28000FSC13+TO-220
KA8602B16544SAMSUNG96+DIP-8
KBL08-E4 / 517205VISHAY14+KBL
KBP310.20000SEP15+MERGULHO
KBPC35109925SEP14+KBPC
KC778B8621KC16+SOP
KC8279P2959ARQUIVO11+MERGULHO
KLM8G1WEPD-B0311910SAMSUNG15+FBGA
KM62256CLG-7L4887SAMSUNG09+SOP-28
KPT-2012EC12000KINGBRIGH13+CONDUZIU
KPTB-1612SURKCGKC46000KINGBRIGH16+SMD

SN65C3243, SN75C3243

3V A 5.5V MULTICANAL COMPATIBLE RS232 LINE DRIVERS / RECEIVER


  • Operaço com alimentaço VCC de 3 a 5,5 V
  • Sempre ativada saída do receptor no inversor (ROUT2B)
  • Corrente em modo de espera baixa. . . 1 μA Típico
  • Capacitores externos. . . 4 x 0,1 μF
  • Aceitar entrada lógica de 5 V com alimentaço de 3.3 V

Contém uma

  • Interoperável com SN65C3238, SN75C3238
  • Operaço de Suporte de 250 kbit / s a ​​1 Mbit / s
  • Proteço ESD de barramento RS-232 excede ± 15 kV Usando modelo de corpo humano (HBM)
  • Desempenho de trava superior a 100 mA por JESD 78, Classe II
  • Aplicações
    • - Sistemas alimentados por bateria, PDAs, Notebooks, Laptops, PCs Palmtop e Equipamentos Portáteis

descriço

O SN65C3243 e o SN75C3243 consistem em três drivers de linha, cinco receptores de linha e um circuito de bomba de carga dupla com proteço contra ESD de ± 15 kV, pin-to-pin (pinos de conexo de porta serial, incluindo GND). Esses dispositivos fornecem a interface elétrica entre um controlador de comunicaço assíncrona eo conector de porta serial.


A bomba de carga e quatro pequenos capacitores externos permitem o funcionamento de uma única alimentaço de 3 V a 5,5 V. Além disso, esses dispositivos incluem uma saída no-inversora sempre ativa (ROUT2B), que permite que as aplicações que usam o indicador de anel transmitem dados enquanto os dispositivos esto desligados. Os dispositivos funcionam a velocidades de sinalizaço de dados de até 1 Mbit / se uma faixa aumentada de 24 V / μs para 150 V / μs.


As opções de controle flexíveis para gerenciamento de energia esto disponíveis quando a porta serial está inativa. O recurso de desligamento automático funciona quando FORCEON está fraco e FORCEOFF está alto. Durante este modo de operaço, se os dispositivos no sintam um sinal RS-232 válido, as saídas do driver so desabilitadas.


Se FORCEOFF estiver baixo, tanto os drivers como os receptores (exceto ROUT2B) sero desligados ea corrente de alimentaço será reduzida para 1 μA. Desligar a porta série ou desligar os controladores de periféricos faz com que a condiço de auto-desligamento ocorra.


O desligamento automático pode ser desativado quando FORCEON e FORCEOFF estiverem altos e devem ser feitos ao dirigir um mouse serial. Com o auto-powerdown ativado, o dispositivo é ativado automaticamente quando um sinal válido é aplicado a qualquer entrada do receptor.


A saída INVALID é usada para notificar o usuário se um sinal RS-232 está presente em qualquer entrada do receptor. INVALID é elevado (dados válidos) se qualquer tenso de entrada do receptor for superior a 2,7 V ou inferior a -2,7 V ou tiver estado entre -0,3 V e 0,3 V para menos de 30 μs. INVALID é baixo (dados inválidos) se todas as tensões de entrada do receptor estiverem entre -0,3 V e 0,3 V para mais de 30 μs. Consulte a Figura 5 para obter os níveis de entrada do receptor.


Valores máximos absolutos sobre a faixa de temperatura de ar livre operacional (a menos que indicado de outra forma) †

Gama de tenso de alimentaço, V CC (ver Nota 1). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . -0,3 V a 6 V

Gama de tenso de alimentaço de saída positiva, V + (ver Nota 1). . . . . . . . . . . . . . . . . . . . . . . -0,3 V a 7 V

Gama de tenso de alimentaço de saída negativa, V- (ver Nota 1). . . . . . . . . . . . . . . . . . . . . . . 0,3 V a -7 V

Diferença de tenso de alimentaço, V + - V- (ver Nota 1). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 13 V

Faixa de tenso de entrada, V I : Driver (FORCEOFF, FORCEON). . . . . . . . . . . . . . . . . . . . . -0,3 V a 6 V

Receptor. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . -25 V a 25 V

Gama de tenso de saída, V O : Driver. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . -13,2 V a 13,2 V

Impedncia térmica do pacote, θ JA (ver Notas 2 e 3): Pacote DB. . . . . . . . . . . . . . . . . . 62 ° C / W

DW. . . . . . . . . . . . . . . . . . 46 ° C / W

PW pacote. . . . . . . . . . . . . . . . . . 62 ° C / W

Operando a temperatura da junço virtual, T J. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 150 ° C

Faixa de temperatura de armazenamento, Tstg. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . -65 ° C a 150 ° C

† Os estresses além dos indicados em "valores máximos absolutos" podem causar danos permanentes ao dispositivo. Estas so apenas classificações de tenso e o funcionamento funcional do dispositivo nestas ou em quaisquer outras condições para além das indicadas nas "condições operacionais recomendadas" no está implícito. A exposiço a condições de absoluta máxima máxima durante períodos prolongados pode afectar a fiabilidade do dispositivo.

NOTAS:

1. Todas as tensões so em relaço rede GND.

2. A dissipaço de potência máxima é uma funço de TJ (max), θJA e TA. A dissipaço de potência máxima permitida a qualquer temperatura ambiente admissível é PD = (TJ (max) - TA) / θJA. Operar com o TJ máximo absoluto de 150 ° C pode afetar a confiabilidade.

3. A impedncia térmica da embalagem é calculada de acordo com JESD 51-7.


DB, DW, OU PACOTE DE PW (VISTA SUPERIOR)

Diagrama lógico (lógica positiva)


China Circuitos integrados digitais lineares da microplaqueta do circuito integrado de SN75C3243DW supplier

Circuitos integrados digitais lineares da microplaqueta do circuito integrado de SN75C3243DW

Inquiry Cart 0