

Add to Cart
Oferta de ações (venda quente)
Nº da peça | Quantidade | Marca | D / C | Pacote |
IS63LV1024L-10TLI | 5170 | ISSI | 15+ | TSOP |
IS66WVE4M16BLL-70BLI | 3926 | ISSI | 12+ | BGA |
ISD2590PY | 2942 | ISD | 15+ | MERGULHO |
ISL12022IBZ | 1981 | INTERSIL | 16+ | SOP-8 |
ISL21080CIH315Z-TK | 4977 | INTERSIL | 15+ | SOT-23 |
ISL54405IRUZ-T | 6430 | INTERSIL | 13+ | QFN16 |
ISL55016IRTZ | 4989 | INTERSIL | 16+ | FDAN-6 |
ISL6227HRZ | 2675 | INTERSIL | 14+ | QFN |
ISL62281HRTZ-T | 2717 | INTERSIL | 11+ | QFN |
ISL6264CRZ | 7698 | INTERSIL | 16+ | QFN |
ISL6265CHRTZ-T | 9438 | INFERSIL | 12+ | TQFN48 |
ISL6267HRZ-T | 10967 | INTERSIL | 16+ | QFN |
ISL62870HRUZ-T | 2746 | INTERSIL | 10+ | QFN |
ISL62882HRTZ | 8082 | INTERSIL | 12+ | QFN40 |
ISL6291-2CRZ | 9822 | INTERSIL | 16+ | QFN |
ISL9492ERZ-T | 2817 | INTERSIL | 11+ | QFN |
ISL95831HRTZ | 2888 | INTERSIL | 16+ | QFN48 |
ISL9V3040D3ST | 9593 | FAIRCHILD | 14+ | TO-252 |
ISO1H811G | 5966 | INFINEON | 14+ | SSOP-36 |
ISO3082DWR | 5257 | TI | 16+ | SOP-16 |
ISO7240MDWR | 4571 | TI | 16+ | SOP-16 |
ISPLSI2032A-80LJ44 | 3353 | LATTICE | 05+ | PLCC |
IT8512E-JXA | 932 | EU TE | 08+ | TQFP128 |
ITR8307 / F43 | 16473 | EVERLIGHT | 14+ | DIP-4 |
ITS4880R | 1090 | INFINEON | 14+ | HSSOP36 |
IXFH26N50 | 1930 | IXYS | 12+ | TO-247 |
IXFK44N50 | 3503 | IXYS | 01+ | TO-264 |
IXFN48N50Q | 2332 | IXYS | 16+ | SOT-227 |
IXGR48N60C3D1 | 5060 | IXYS | 13+ | TO-247 |
J111 | 15000 | FSC | 16+ | TO-92 |
CIRCUITOS DE SUPERVISO DO PROCESSADOR
características
Aplicações
descriço
A família de supervisores TPS382x fornece superviso de inicializaço e temporizaço de circuitos, principalmente para DSP e sistemas baseados em processadores.
Durante o power-on, o RESET é confirmado quando a tenso de alimentaço V DD se torna superior a 1,1 V. Em seguida, o supervisor de tenso de alimentaço monitora V DD e mantém RESET ativo enquanto V DD permanece abaixo da tenso de limite V IT -.
Um temporizador interno atrasa o retorno da saída para o estado inativo (alta) para garantir a reinicializaço adequada do sistema. O tempo de atraso, td, inicia-se depois que V DD subiu acima da tenso de limiar V IT -. Quando a tenso de alimentaço cai abaixo da tenso de limiar V IT -, a saída torna-se ativa (baixa) novamente. N
O componentes externos so necessários. Todos os dispositivos desta família têm uma tenso de limiar de sentido fixo V IT - definida por um divisor de tenso interno.
Os dispositivos TPS3820 / 3/5/8 incorporam uma entrada de reset manual, MR. Um nível baixo na MR faz com que RESET se torne ativo. Os dispositivos TPS3824 / 5 incluem uma saída de alto nível RESET. TPS3820 / 3/4/8 têm um temporizador de vigilncia que é periodicamente disparado por uma transiço positiva ou negativa em WDI.
Quando o sistema de superviso no consegue reativar o circuito de vigilncia dentro do intervalo de tempo limite, RESET fica ativo durante o período de tempo t d . Esse evento também reinicializa o cronômetro watchdog. Deixar WDI unconnected desativa o co de guarda.
Em aplicações onde a entrada para o pino WDI pode estar ativa (transiço alta e baixa) quando o TPS3820 / 3/4/8 está reivindicando RESET, o TPS3820 / 3/4/8 no retorna a um estado de no Tenso de entrada está acima de Vt.
Se o aplicativo requer que a entrada para o WDI esteja ativa quando o RESET for assertado, o WDI deve ser desacoplado do sinal ativo. Isto pode ser conseguido usando um FET de canal N em série com o pino WDI, com o porto do FET ligado saída RESET como mostrado na Figura 1.
figura 1
O espectro do produto é projetado para tensões de alimentaço de 2,5 V, 3 V, 3,3 V e 5 V. Os circuitos esto disponíveis em um pacote SOT23-5 de 5 pinos. Os dispositivos TPS382x so caracterizados para operaço em uma faixa de temperatura de -40 ° C a 85 ° C.
Máxima absoluta sobre a faixa de temperatura de ar livre operacional
(Salvo indicaço em contrário) †
Tenso de alimentaço, VDD (ver Nota 1). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6 V
RESET, RESET, MR, WDI (ver Nota 1). . . . . . . . . . . . . . . . . . . . . . . . . . -0,3 V a (V DD + 0,3 V)
Máxima corrente de saída baixa, I OL . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5 mA
Máxima corrente de saída elevada, I OH . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . -5 mA
Corrente de corrente do grampo de entrada, I IK (V I <0 ou V I > V DD ). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . ± 10 mA
Faixa de corrente de grampo de saída, I OK (V O <0 ou V O > V DD ). . . . . . . . . . . . . . . . . . . . . . . . . . . . . ± 10 mA
Dissipaço de potência total contínua. . . . . . . . . . . . . . . . . . . . . . . . . . . . Consulte Tabela de Classificaço de Dissipaço
Funcionamento da gama de temperaturas livres, T A. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . -40 ° C a 85 ° C
Faixa de temperatura de armazenamento, Tstg. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . -65 ° C a 150 ° C
Temperatura de soldagem. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 260 ° C
Estresses além daqueles listados em "classificações máximas absolutas" podem causar danos permanentes ao dispositivo. Estas so apenas classificações de tenso e o funcionamento funcional do dispositivo nestas ou em quaisquer outras condições para além das indicadas nas "condições operacionais recomendadas" no está implícito. A exposiço a condições de absoluta máxima máxima durante períodos prolongados pode afectar a fiabilidade do dispositivo.
NOTA 1: Todos os valores de tenso so em relaço ao GND.
TPS3820, TPS3823, TPS3828. . . PACOTE DBV
aplicaço típica