

Add to Cart
Do campo programável do ICS da lógica de EP2S180F1020C3N disposiço de porta programável FPGA - Stratix II 8970 IOs dos laboratórios 742
Características
15.600 a 179.400 LEs equivalente; veja a tabela 1-1
Módulo de lógica adaptável novo e inovativo (ALM), o básico
o bloco de apartamentos da arquitetura de Stratix II, maximiza o desempenho
e eficiência do uso de recurso
Até 9.383.040 bocados de RAM (1.172.880 bytes) disponíveis sem
reduzindo recursos da lógica
Memória de TriMatrix que consiste em três tamanhos de bloco de RAM para executar
memória verdadeira do duplo-porto e primeiramente - em/primeiramente - para fora primeiros-para fora amortecedores (FIFO)
Os blocos de alta velocidade de DSP fornecem aplicaço dedicada de
os multiplicadores (em até 450 megahertz), multiplicar-acumulam funções, e
filtros finitos da resposta de impulso (ABETO)
Até 16 pulsos de disparo globais com 24 recursos cronometrando pela regio do dispositivo
Os blocos de controle do pulso de disparo apoiam a rede dinmica do pulso de disparo permitem/inutilizações,
que permite que as redes do pulso de disparo ponham para baixo para reduzir o poder
consumo no modo do usuário
Até 12 PLLs (quatro aumentaram PLLs e oito PLLs rápido) pelo dispositivo
forneça o espectro espalhado, a largura de banda programável, o interruptor do pulso de disparo sobre, a reconfiguraço do tempo real PLL, e multiplicaço avançada e deslocador
Apoio para padrões único-terminados e diferenciais numerosos do I/O
Apoio diferencial de alta velocidade do I/O com circuitos dos DPA para 1-Gbps
desempenho
Apoio para o ônibus de alta velocidade dos trabalhos em rede e das comunicações
padrões que incluem RapidIO paralelo, SPI-4 fase 2 (POS-PHY
Nível 4), Tecnologia de HyperTransportTM, e SFI-4
Apoio para a memória externo de alta velocidade, incluindo a RDA e o DDR2
SDRAM, RLDRAM II, QDR II SRAM, e SDR SDRAM
Apoio para megafunctions múltiplos da propriedade intelectual de
Funções de Altera MegaCore® e sócios de Altera Megafunction
Megafunctions do programa (AMPPSM)
Apoio para a segurança do projeto usando o bitstream da configuraço
criptografia
Apoio para atualizações da configuraço remota
Tabela 1-1. Características da família de Stratix II FPGA | ||||||
Característica | EP2S15 | EP2S30 | EP2S60 | EP2S90 | EP2S130 | EP2S180 |
Esmola | 6.240 | 13.552 | 24.176 | 36.384 | 53.016 | 71.760 |
Tabelas de consulta adaptáveis (ALUTs) (1) | 12.480 | 27.104 | 48.352 | 72.768 | 106.032 | 143.520 |
LEs equivalente (2) | 15.600 | 33.880 | 60.440 | 90.960 | 132.540 | 179.400 |
Blocos de M512 RAM | 104 | 202 | 329 | 488 | 699 | 930 |
Blocos de M4K RAM | 78 | 144 | 255 | 408 | 609 | 768 |
Blocos de M-RAM | 0 | 1 | 2 | 4 | 6 | 9 |
Bocados totais de RAM | 419.328 | 1.369.728 | 2.544.192 | 4.520.488 | 6.747.840 | 9.383.040 |
Blocos de DSP | 12 | 16 | 36 | 48 | 63 | 96 |
18-bit multiplicadores mordidos do × 18 (3) | 48 | 64 | 144 | 192 | 252 | 384 |
PLLs aumentado | 2 | 2 | 4 | 4 | 4 | 4 |
PLLs rápido | 4 | 4 | 8 | 8 | 8 | 8 |
Pinos máximos do I/O do usuário | 366 | 500 | 718 | 902 | 1.126 | 1.170 |