

Add to Cart
Temporizadores do ICS do temporizador do pulso de disparo de
TLC555IDR & produtos CMOS do apoio
Características 1
– 1mWTypicalatVDD =5V
Capaz da operaço no modo Astable
Saída do CMOS capaz de balançar o trilho ao trilho
Capacidade atual a rendimento elevado
– Dissipador: 100 miliampères típico
– Fonte: 10 miliampères típico
Saída inteiramente - compatível com CMOS, TTL, e MOS
A baixa corrente da fonte reduz pontos durante transições da saída
Operaço da Único-fonte de 2 V a 15 V
Funcionalmente permutável com o NE555; Tem o mesmo Pinout
A proteço do ESD excede 2000 V por MIL-STD- 883C, método 3015,2
Disponível no Q-Temp automotivo
– Aplicações automotivos da Alto-confiança
– Controle de configuraço e apoio da cópia
– Qualificaço aos padrões automotivos
2 aplicações
Sincronismo da preciso
Geraço do pulso
Sincronismo sequencial
Geraço do tempo de atraso
Modulaço de largura de pulso
Modulaço de posiço de pulso
Gerador linear da rampa
Descriço 3
O TLC555 é um circuito cronometrando monolítico fabricado usando o
processo de LinCMOSTM do SI. O temporizador é inteiramente -
compatível com lógica do CMOS, do TTL, e do MOS, e opera em
frequências até 2 megahertz. Devido a sua impedncia alta da
entrada, este dispositivo usa capacitores menores do sincronismo do
que aqueles usados pelo NE555. Em consequência, um tempo de atraso
e umas oscilações mais exatos so possíveis. O consumo de potência é
baixo através da série completa da tenso da poder-fonte.
Como o NE555, o TLC555 tem um igual nivelado do disparador a
aproximadamente um terço da tenso de fonte e um igual do nível de
ponto inicial a aproximadamente dois terços da tenso de fonte.
Estes níveis podem ser alterados por meio do terminal da tenso do
controle (CONT). Quando a entrada de disparador (TRIG) cai abaixo
do nível do disparador, o flip-flop está ajustado e a saída vai
altamente. Se o TRIG está acima do nível do disparador e a entrada
do ponto inicial (THRES) está acima do nível de ponto inicial, o
flip-flop está restaurado e a saída é baixa. A entrada restaurada
(RESTAURAÇO) pode cancelar todas entradas restantes e pode ser
usada para iniciar um ciclo cronometrando novo. Se a RESTAURAÇO é
baixa, o flip-flop está restaurado e a saída é baixa. Sempre que a
saída é baixa, um trajeto da baixo-impedncia é fornecido entre o
terminal da descarga (DISCH) e a terra. Todas as entradas no
utilizadas devem ser amarradas a um nível apropriado da lógica para
impedir a provocaço falsa.
Informaço do dispositivo
NÚMERO DA PEÇA | PACOTE | TAMANHO DE CORPO (NOM) |
TLC555C | SOIC (8) | 4,9 milímetros de × 3,91 milímetros |
PDIP (8) | 9,81 milímetros de × 6,38 milímetros | |
CONCESSO (8) | 6,20 milímetros de × 5,30 milímetros | |
TSSOP (14) | 5,00 milímetros de × 4,40 milímetros | |
TLC555I | SOIC (8) | 4,90 milímetros de × 3,91 milímetros |
PDIP (8) | 9,81 milímetros de × 6,38 milímetros | |
TLC555M | LCCC (20) | 8,89 milímetros de × 8,89 milímetros |
CDIP (8) | 9,60 milímetros de × 6,67 milímetros | |
TLC555Q | SOIC (8) | 4,90 milímetros de × 3,91 milímetros |