

Add to Cart
Oferta conservada em estoque (venda quente)
Número da peça. | Quantidade | Tipo | D/C | Pacote |
OP484F | 2000 | ANÚNCIO | 15+ | SOP-14 |
P6KE13CA | 2000 | VISHAY | 16+ | DO-15 |
SJA1000T | 2000 | 16+ | SOP28 | |
SN74AHC245PWR | 2000 | SI | 14+ | TSSOP |
SN74HC14N | 2000 | SI | 14+ | MERGULHO |
SN74HC273PWR | 2000 | SI | 14+ | TSSOP |
SS32 A | 2000 | VISHAY | 16+ | DO-214AC |
STF11NM60N | 2000 | ST | 16+ | TO-220F |
SY100EP11UKG | 2000 | MICREL | 13+ | MSOP-8 |
TAS5342ADDVR | 2000 | SI | 15+ | HTSSOP-44 |
TDA7050T | 2000 | 16+ | SOP8 | |
TJA1040T | 2000 | 16+ | SOP-8 | |
TPS54332DDAR | 2000 | SI | 14+ | SOP8 |
HEF4051 | 2005 | 14+ | SOP-16 | |
ZTX951 | 2005 | ZETEX | 14+ | TO-92 |
UC3879N | 2008 | SI | 16+ | MERGULHO |
LM2576HVT-ADJ | 2010 | NS | 16+ | TO220 |
SN74HC02N | 2010 | SI | 13+ | MERGULHO |
AT93C46DN-SH-T | 2027 | ATMEL | 15+ | SOP8 |
40CPQ100PBF | 2055 | VISHAY | 16+ | TO-247 |
LPC1752FBD80 | 2080 | 16+ | LQFP80 | |
PIC16F1934-I/PT | 2080 | MICROCHIP | 14+ | QFP |
1N5362B | 2100 | EM | 14+ | MERGULHO |
6N137SD | 2100 | FSC | 14+ | SOP8 |
CD4047BM96 | 2100 | SI | 16+ | CONCESSO |
FSDL0165RN | 2100 | FSC | 16+ | DIP-8 |
ISD17240PY | 2100 | ISD | 13+ | DIP28 |
MC34063 | 2100 | EM | 15+ | SOP8 |
MDP13N50TH | 2100 | MAGNACHIP | 16+ | TO-220 |
PIC16F72-I/SP | 2100 | MICROCHIP | 16+ | DIP-28 |
Descriço do produto
AT91SAM7X512 AT91SAM7X256 AT91SAM7X128
Características
• Incorpora o processador de ARM7TDMI® ARM® Thumb®
– Arquitetura de 32 bits de capacidade elevada do RISC
– Grupo de instruço de 16 bits do alto densidade
• Líder em MIPS/Watt
– A emulation no circuito de EmbeddedICE™, elimina erros do apoio
do canal de comunicaço
• Flash de alta velocidade interno
– 512 Kbytes (AT91SAM7X512) organizaram em dois bancos de 1024
páginas de 256 bytes (o plano duplo)
– 256 Kbytes (AT91SAM7X256) organizaram em 1024 páginas de 256
bytes (o único plano)
– 128 Kbytes (AT91SAM7X128) organizaram em 512 páginas de 256 bytes
(o único plano)
• Único acesso do ciclo em até 30 megahertz em condições do pior
caso
• A execuço de aperfeiçoamento da instruço do polegar do
amortecedor do Prefetch apressa-se no máximo
• Tempo de programaço da página: a Senhora 6, incluindo a página
Auto-apaga, apaga completamente o tempo: Senhora 15
• 10.000 escreva ciclos, capacidade da retenço de 10 dados do ano,
capacidades do fechamento do setor, bocado instantneo da segurança
• Relaço de programaço instantnea rápida para a produço do volume
alto
• SRAM de alta velocidade interno, velocidade do acesso do
Único-ciclo no máximo
– 128 Kbytes (AT91SAM7X512)
– 64 Kbytes (AT91SAM7X256)
– 32 Kbytes (AT91SAM7X128)
• Controlador da memória (MC)
– Controlador instantneo encaixado, estado do aborto e detecço do
desalinhamento
• Controlador da restauraço (RSTC)
– Baseado sobre Poder-em pilhas e na baixa potência restauradas
Fábrica-calibrou o detector da baixa de presso
– Fornece dar forma de sinal restaurado externo e o estado da fonte
da restauraço
• Gerador de pulso de disparo (CKGR)
– Oscilador da baixa potência RC, oscilador da Em-microplaqueta de
3 a 20 megahertz e um PLL
• Controlador da gesto do poder (PMC)
– Capacidades da otimizaço do poder, incluindo o modo de pulso de
disparo lento (para baixo a 500 hertz) e o modo inativo
– Quatro sinais de pulso de disparo externos programáveis
• Controlador de interrupço avançado (AIC)
– Individualmente Maskable, prioridade do Oito-nível, fontes da
interrupço Vectored
– Duas fontes da interrupço externo e uma fonte rápida da
interrupço, interrupço especulativo protegeram
• Elimine erros da unidade (DBGU)
– 2 fio UART e apoio para a interrupço de canal de uma comunicaço
Debug,
Prevenço programável do acesso do GELO
• Temporizador de intervalo periódico (POÇO)
– contador programável de 20 bocados mais o contador mordido 12 do
intervalo
• Co de guarda de Windowed (WDT)
– o bocado 12 chave-protegeu o contador programável
– Fornece sinais da restauraço ou da interrupço ao sistema
– Contra pode ser parado quando o processador for elimina erros
dentro do estado ou no modo inativo
• Temporizador do tempo real (RTT)
– contador decorrida de 32 bits com alarme
– Foge o oscilador interno de RC
• Dois controladores de entrada/saída paralelos (PIO)
– Sessenta e duas linhas programáveis do I/O multiplexadas com os
até dois I/Os periféricos
– Capacidade entrada da interrupço da mudança em cada linha do I/O
– O Aberto-dreno individualmente programável, levanta o resistor e
a saída síncrono
• Treze canais periféricos do controlador de acesso direto da
memória (PDC)
• Um porto do dispositivo da velocidade máxima de USB 2,0 (12 por
segundo de Mbits)
– transceptor da Em-microplaqueta, 1352 byte FIFOs integrado
configurável
• Uma base-T do MAC 10/100 dos ethernet
– Relaço independente dos meios (MII) ou relaço independente
reduzida dos meios (RMII)
– 28 byte integrado FIFOs e canais de acesso direto da memória
dedicados para Transmit e Receive
• 2.0A de uma parte e a parte 2.0B complacentes PODEM controlador
– Oito caixas postais Completo-programáveis do objeto da mensagem,
contador de 16 bits do marcador temporal
• Um controlador de série síncrono (SSC)
– Pulso de disparo independente e sinais de sincronizaço do quadro
para cada receptor e transmissor
– Mim apoio da relaço análoga do ² S, apoio multiplex da diviso de
tempo
– Capacidades de alta velocidade do córrego de dados contínuos com
transferência de dados de 32 bits
• Dois transmissores síncronos/assíncronos universais do receptor
(USART)
– Baud Rate Generator individual, modulaço de IrDA®/demodulaço
infravermelhas
– Apoio para ISO7816 T0/T1 Smart Card, aperto de mo do hardware,
apoio RS485
– Linha de modem completa apoio em USART1
• Dois mestres/escravo Serial Peripheral Interfaces (SPI)
– 8 - ao comprimento de dados programável de 16 bits, quatro Chip
Selects periférico externo
• Uns temporizador do Três-canal/contador de 16 bits (TC)
– Três entradas de pulso de disparo externos, dois pinos de
múltiplos propósitos do I/O pelo canal
– Geraço dobro de PWM, captaço/modo da forma de onda, capacidade
Up/Down
• Um controlador de 16 bits da modulaço da largura do poder do
Quatro-canal (PWMC)
• Uma relaço do Dois-fio (TWI)
– Apoio mestre do modo somente, todo o Dois-fio Atmel EEPROMs e os
dispositivos compatíveis de I2 C apoiaram
• Um 8 conversor analógico-numérico do bocado do canal 10, quatro
canais multiplexou com Digitas I/Os
• Auxílio da bota de SAM-BA™
– Programa da bota do defeito
– Relaço com interface de usuário gráfica dos SAM-vagabundos
• Varredura do limite de IEEE® 1149,1 JTAG em todos os pinos de
Digitas
• 5V-tolerant I/Os, incluindo quatro linhas Alto-atuais do I/O da
movimentaço, até 16 miliampères cada
• Fontes de alimentaço
– Regulador 1.8V encaixado, elaborando a 100 miliampères para o
núcleo e os componentes externos
– o I/O de 3.3V VDDIO alinha a fonte de alimentaço, fonte de
alimentaço instantnea independente de 3.3V VDDFLASH
– fonte de alimentaço do núcleo de 1.8V VDDCORE com detector da
baixa de presso
• Operaço inteiramente estática: Até 55 megahertz em condições do
pior caso 1.65V e 85°C
• Disponível 100 no verde da ligaço LQFP e nos 100 pacotes do verde
da bola TFBGA
Diagrama de bloco AT91SAM7X512/256/128