

Add to Cart
MAX 7000
Família de Dispositivos Lógicos Programáveis
■ Dispositivos lógicos programáveis (PLDs) baseados em EEPROM de alto desempenho baseados na arquitetura MAX® de segunda geraço
■ Programaço no sistema de 5,0 V (ISP) por meio do IEEE Std.1149.1 Interface Joint Test Action Group (JTAG) disponível em dispositivos MAX 7000S – circuito ISP compatível com IEEE Std.1532
■ Inclui dispositivos MAX 7000 de 5,0 V e dispositivos MAX 7000S baseados em ISP de 5,0 V
■ Circuito de teste de varredura de limite JTAG (BST) integrado em dispositivos MAX7000S com 128 ou mais macrocélulas
■ Família EPLD completa com densidades lógicas variando de 600 a 5.000 portas utilizáveis (consulte as Tabelas 1 e 2)
■ Atrasos lógicos pino a pino de 5 ns com frequências de contador de até 175,4 MHz (incluindo interconexo)
■ Dispositivos compatíveis com PCI disponíveis
Para obter informações sobre os dispositivos MAX 7000A ou MAX 7000B de 3,3 V programáveis no sistema, consulte a folha de dados da família de dispositivos lógicos programáveis MAX 7000A ou a folha de dados da família de dispositivos lógicos programáveis MAX 7000B.
Descriço geral
A família MAX 7000 de PLDs de alta densidade e alto desempenho é baseada na arquitetura MAX de segunda geraço da Altera.Fabricada com tecnologia CMOS avançada, a família MAX 7000 baseada em EEPROM oferece de 600 a 5.000 portas utilizáveis, ISP, atrasos pino a pino de até 5 ns e velocidades de contador de até 175,4 MHz.Os dispositivos MAX 7000S nos graus de velocidade -5, -6, -7 e -10, bem como os dispositivos MAX 7000 e MAX 7000E nos graus de velocidade -5, -6, -7, -10P e -12P esto em conformidade com o PCI Grupo de Interesse Especial (PCI SIG) Especificaço de Barramento Local PCI, Reviso 2.2.Consulte a Tabela 3 para obter os graus de velocidade disponíveis.
Figura 1. Diagrama de blocos do dispositivo EPM7032, EPM7064 e EPM7096