

Add to Cart
EEPROMs seriais de 3 fios 2K (256 x 8 ou 128 x 16) 4K (512 x 8 ou 256 x 16)
AT93C56A
AT93C66A
Características
• Operaço de baixa tenso e tenso padro
– 2,7 (VCC= 2,7 V a 5,5 V)
– 1,8 (VCC= 1,8 V a 5,5 V)
• Organizaço interna selecionável pelo usuário
– 2K: 256 x 8 ou 128 x 16
– 4K: 512 x 8 ou 256 x 16
• Interface serial de 3 fios
• Operaço de leitura sequencial
• Taxa de clock de 2 MHz (5V)
• Ciclo de gravaço cronometrado (máx. 10 ms)
• Alta fiabilidade
- Resistência: 1 milho de ciclos de gravaço
- Retenço de dados: 100 anos
• Grau automotivo, temperatura estendida e sem chumbo/sem halogênio
Dispositivos Disponíveis
• PDIP de 8 derivações, JEDEC SOIC de 8 derivações, EIAJ SOIC de 8 derivações, MAP de 8 derivações, TSSOP de 8 derivações,
e pacotes dBGA2™ de 8 bolas
Descriço
O AT93C56A/66A fornece 2048/4096 bits de memória somente leitura programável apagável eletricamente serial (EEPROM) organizada como 128/256 palavras de 16 bits cada quando o pino ORG está conectado ao VCC e 256/512 palavras de 8 bits cada quando está amarrado ao cho.O dispositivo é otimizado para uso em muitas aplicações industriais e comerciais onde as operações de baixa potência e baixa tenso so essenciais.O AT93C56A/66A está disponível em pacotes PDIP de 8 derivações, JEDEC SOIC de 8 derivações, EIAJ SOIC de 8 derivações, MAP de 8 derivações, TSSOP de 8 derivações e dBGA2™ de 8 derivações.
Configurações de pinos
Nome do pino | Funço |
CS | Chip Select |
SK | Relógio de Dados Seriais |
DI | Entrada de Dados Seriais |
FAZER | Saída de Dados Seriais |
GND | Cho |
VCC | Fonte de energia |
ORG | Organizaço Interna |
DC | No conecte |
8-ball dBGA2 8-lead SOIC 8-lead TSSOP
MAP de 8 derivações PDIP de 8 derivações
O AT93C56A/66A é habilitado através do pino Chip Select (CS) e acessado através de uma interface serial de 3 fios que consiste em Entrada de Dados (DI), Saída de Dados (DO) e Shift Clock (SK).Ao receber uma instruço READ na DI, o endereço é decodificado e os dados so sincronizados serialmente no pino de saída de dados DO.O ciclo WRITE é totalmente cronometrado e nenhum ciclo ERASE separado é necessário antes de WRITE.O ciclo WRITE só é habilitado quando a peça está no estado ERASE/WRITE ENABLE.Quando CS é colocado em “alto” após o início de um ciclo WRITE, o pino DO exibe o status READY/BUSY da parte.O AT93C56A/66A está disponível nas versões de 2,7 V a 5,5 V e 1,8 V a 5,5 V.
Classificações Máximas Absolutas*
Temperatura de Operaço ........................−55°C a +125°C
Temperatura de armazenamento ...............................−65°C a +150 °C
Tenso em qualquer pino
em relaço ao aterramento........................... −1,0 V a +7,0 V
Tenso Operacional Máxima ...................................... 6,25V
Corrente de Saída CC.............................................. ......... 5,0 mA
*AVISO: Estresses além dos listados em “Classificações máximas absolutas” podem causar danos permanentes ao dispositivo.Esta é apenas uma classificaço de estresse e a operaço funcional do dispositivo nessas ou em quaisquer outras condições além das indicadas nas seções operacionais desta especificaço no está implícita.A exposiço a condições de classificaço máxima absoluta por períodos prolongados pode afetar a confiabilidade do dispositivo.
Diagrama de bloco
Nota: Quando o pino ORG está conectado ao VCC, a organizaço x 16 é selecionada.Quando conectado ao terra, a organizaço x 8 é selecionada.Se o pino ORG for deixado desconectado e o aplicativo no carregar a entrada além da capacidade do pullup interno de 1 Meg ohm, a organizaço x 16 será selecionada.O recurso no está disponível nos dispositivos de 1,8 V.