50 Hz a 3,8 GHz 65 dB TruPwr? Detector de chip de circuito integrado AD8362ARUZ

Number modelo:AD8362ARUZ
Lugar de origem:Fábrica original
Quantidade de ordem mínima:5pcs
Termos do pagamento:T/T, Western Union, Paypal
Capacidade da fonte:300pcs
Prazo de entrega:1 dia
Contate

Add to Cart

Dos Estados-activa
Shenzhen China
Endereço: Sala 1204, construção internacional de Dingcheng, ZhenHua Road, distrito de Futian, Shenzhen, China.
Fornecedor do último login vezes: No 48 Horas
Detalhes do produto Perfil da empresa
Detalhes do produto

CARACTERÍSTICAS


Sistema completo de mediço/controle totalmente calibrado

Converso precisa de rms para dc de 50 Hz a 3,8 GHz

Faixa dinmica de entrada de > 65 dB: −52 dBm a +8 dBm em 50 ΩDIAGRAMA DE BLOCOS FUNCIONAL

Independente de forma de onda e modulaço, como

GSM/CDMA/TDMA

Saída linear em decibéis, dimensionada para 50 mV/dB

Erro de conformidade com a lei de 0,5 dB

Todas as funções de temperatura e fornecimento estável

Opera de 4,5 V a 5,5 V a 24 mA

Capacidade de desligamento para 1,3 mW


FORMULÁRIOS


Loops de controle/linearizaço do amplificador de potência

Controles de energia do transmissor

Indicaço de força do sinal do transmissor (TSSI)

Instrumentaço de RF


DESCRIÇO GERAL


O AD8362 é um verdadeiro detector de energia com resposta rms que possui

uma faixa de mediço de 65 dB.Destina-se ao uso em uma variedade de

sistemas de comunicaço de alta frequência e em instrumentaço

exigindo uma resposta precisa potência do sinal.É fácil de usar,

requerendo apenas uma única fonte de 5 V e alguns capacitores.Pode

operam de frequências arbitrariamente baixas a mais de 3,8 GHz e

pode aceitar entradas que tenham valores rms de 1 mV a pelo menos

1 V rms, com grandes fatores de crista, superando os requisitos

para mediço precisa de sinais CDMA.


O sinal de entrada é aplicado a um atenuador de escada resistivo que

compreende o estágio de entrada de um amplificador de ganho variável (VGA).

Os 12 pontos de toque so suavemente interpolados usando um

técnica para fornecer um atenuador continuamente variável, que

é controlado por uma tenso aplicada ao pino VSET.O resultado

sinal é aplicado a um amplificador de banda larga de alto desempenho.Isso é

a saída é medida por uma célula precisa do detector de lei quadrática.O

a saída flutuante é ento filtrada e comparada com a saída

de um quadrado idêntico, cuja entrada é uma tenso CC fixa aplicada

ao pino VTGT, geralmente a referência precisa de 1,25 V pro-

fornecido no pino VREF.


A diferença nas saídas dessas células quadradas é integrada

em um amplificador de erro de alto ganho, gerando uma tenso no VOUT

pin com capacidades rail-to-rail.Em um modo de controlador, este baixo

a saída de ruído pode ser usada para variar o ganho de RF de um sistema host

amplificador, equilibrando assim o ponto de ajuste contra a potência de entrada.

Opcionalmente, a tenso em VSET pode ser uma réplica do sinal de RF

modulaço de amplitude, caso em que o efeito geral é

remova o componente de modulaço antes da detecço e baixa

passar filtragem.A frequência de canto do filtro de média pode

ser reduzido sem limite pela adiço de um capacitor externo no

pino CLPF.O AD8362 pode ser usado para determinar a verdadeira potência

de um sinal de alta frequência com uma baixa frequência complexa

envelope de modulaço, ou simplesmente como uma tenso rms de baixa frequência

metro.O canto passa-alta gerado por seu offset-nulling

loop pode ser reduzido por um capacitor adicionado no pino CHPF.


Usado como um dispositivo de mediço de potência, o VOUT é amarrado a

VSET.A saída é ento proporcional ao logaritmo do

valor rms da entrada.Em outras palavras, a leitura é apresentada

diretamente em decibéis e é convenientemente dimensionado em 1 V por década,

ou 50 mV/dB;outras encostas so facilmente arranjadas.No controlador

modos, a tenso aplicada ao VSET determina o nível de potência

necessário na entrada para anular o desvio do ponto de ajuste.

O buffer de saída pode fornecer altas correntes de carga.


O AD8362 tem consumo de energia de 1,3 mW quando alimentado

para baixo por uma lógica alta aplicada ao pino PWDN.Ele liga

dentro de cerca de 20 μs para sua corrente operacional nominal de 20 mA em

25°C.O AD8362 é fornecido em um TSSOP de 16 derivações para operaço

na faixa de temperatura de -40°C a +85°C.

China 50 Hz a 3,8 GHz 65 dB TruPwr? Detector de chip de circuito integrado AD8362ARUZ supplier

50 Hz a 3,8 GHz 65 dB TruPwr? Detector de chip de circuito integrado AD8362ARUZ

Inquiry Cart 0