Add to Cart
Chip de circuito integrado original em eletrônica 93LC66A-I/SN
1K-16K microfio
93LC66A-I/SN
EEPROMs seriais compatíveis com microfios 1K-16K
Recurso
• Densidades de 1 Kbits a 16 Kbits
• Tecnologia CMOS de baixo consumo
• Disponível com ou sem funço ORG: Com funço ORG: - Pino ORG em
Lógica Baixa: palavra de 8 bits - Pino ORG em Lógica Alta: palavra
de 16 bits Sem funço ORG: - Verso 'A': palavra de 8 bits - ' Verso
B': palavra de 16 bits
• Pino de habilitaço de programa: - Proteço contra gravaço para
toda a matriz (somente 93XX76C e 93XX86C)
• Ciclos de apagar/gravar cronometrados (incluindo apagamento
automático)
• ERAL automático antes do WRAL
• Circuito de proteço de dados liga/desliga
• E/S serial de 3 fios padro da indústria
• Sinal de status do dispositivo (pronto/ocupado)
• Funço de leitura sequencial
• 1.000.000 ciclos E/W
• Retenço de dados > 200 anos
• Livre de Pb e compatível com RoHS
• Faixas de temperatura suportadas
- Industrial (I) -40°C a +85°C
- Automotivo (E) -40°C a +125°C
Descriço:
A Microchip Technology Inc. suporta o barramento Microwire de 3
fios com PROMs eletricamente apagáveis (EEPROM) seriais de baixa
voltagem que variam em densidade de 1 Kbits até 16 Kbits.Cada
densidade está disponível com e sem a funcionalidade ORG e
selecionada pelo número de peça solicitado.A tecnologia CMOS
avançada torna esses dispositivos ideais para aplicativos de
memória no volátil e de baixa potência.Toda a série de dispositivos
Microwire está disponível nos pacotes padro PDIP e SOIC de 8
derivações, bem como nos pacotes mais avançados, como MSOP de 8
derivações, TSSOP de 8 derivações, SOT-23 de 6 derivações e SOT-23
de 8 derivações. DNF (2x3).Todos os pacotes so livres de
Pb.Diagramas de pinos (sem escala)
Tabela de funço do pino
NOME | FUNÇO |
CS | Chip Select |
CLK | Relógio de Dados Seriais |
DL | Entrada de Dados Seriais |
FAZER | Saída de Dados Seriais |
VSS | Cho |
EDUCAÇAO FISICA | Habilitar programa |
ORG | Configuraço de memória |
VCC | Fonte de energia |
Observaço: as funcionalidades ORG e PE no esto disponíveis em todos
os produtos
CARACTERÍSTICAS DC
Todos os parmetros se aplicam nos intervalos especificados, a menos que indicado de outra forma. | VCC = 1,8 V a 5,5 V Industrial | |||||
Param. No. | Símbolo | Parmetro | mín. | máx. | Unidades | Condições |
A1 | FCLK | Frequência do relógio | —— | 3 2 1 | MHz MHz MHz | 4,5 V ≤ VCC < 5,5 V |
A2 | TCKH | Hora alta do relógio | 200 250 450 | —— | ns ns ns | 4,5 V ≤ VCC < 5,5 V |
A3 | TCKL | hora baixa do relógio | 100 200 450 | —— | ns ns ns | 4,5 V ≤ VCC < 5,5 V |
A4 | TCSS | Tempo de configuraço de seleço de chip | 50 100 250 | —— | ns ns ns | 4,5 V ≤ VCC < 5,5 V |
A5 | TCSH | Tempo de espera da seleço de chip | 0 | —— | ns | 1,8 V ≤ VCC < 5,5 V |
A6 | TCSL | Tempo baixo de seleço de chip | 250 | —— | ns | 1,8 V ≤ VCC < 5,5 V |
A7 | TDIS | Tempo de configuraço de entrada de dados | 50 100 250 | —— | ns ns ns | 4,5 V ≤ VCC < 5,5 V |
A8 | TDIH | Tempo de espera de entrada de dados | 50 100 250 | —— | ns ns ns | 4,5 V ≤ VCC < 5,5 V |
A9 | TPD | Tempo de atraso de saída de dados | —— | 100 | ns | 4,5 V ≤ VCC < 5,5 V, |
A10 | TCZ | Tempo de desabilitaço da saída de dados | —— | 200 250 400 | ns ns ns | 4,5 V ≤ VCC < 5,5 V 2,5 V ≤ VCC < 4,5 V 1,8 V ≤ VCC < 2,5 V |
A11 | TSV | tempo válido do estado | —— | 200 300 500 | ns ns ns | 4,5 V ≤ VCC < 5,5 V 2,5 V ≤ VCC < 4,5 V 1,8 V ≤ VCC < 2,5 V |
A12 | Twc | Tempo de ciclo do programa | —— —— —— | 5 6 2 | EM EM EM | Modo de apagar/escrever 93XX76X/86X (versões AA e LC) 93XX46X/56X/66X (versões AA e LC) 93C46X/56X/66X/76X/86X |
A13 | Twc | |||||
A14 | TEC | Tempo de ciclo do programa | —— | 6 | EM | Modo ERAL, 4,5 V ≤ VCC ≤ 5,5 V |
A15 | Twl | —— | 15 | EM | Modo WRAL, 4,5 V ≤ VCC ≤ 5,5 V | |
A16 | —— | Resistência | 1M | —— | ciclos | 25°C, VCC = 5,0V, (Nota 2) |
Observaço
1: Este parmetro é amostrado periodicamente e no 100% testado
2: Pinos ORG e PE no disponíveis nas versões 'A' ou 'B'.
3: O status Pronto/Ocupado deve ser apagado do DO, consulte a Seço
4.4 “Data Out (DO)”.