1Descrições gerais
A memória flash NAND Serial SLC W25N01GV (1G-bit) fornece uma
soluço de armazenamento para sistemas com
A família W25N SpiFlash incorpora a popular interface SPI e o
Eles so ideais para sombreamento de código para RAM, executando
O dispositivo opera num único sistema de transmisso de dados (SPI).
2.7V a 3,6V de alimentaço com um consumo de corrente to baixo como
25mA ativo e 10μA em modo de espera.
Os dispositivos da família SpiFlash so oferecidos em pacotes de
poupança de espaço que eram impossíveis de utilizar no passado para
a memória flash NAND típica.
A matriz de memória W25N01GV de 1 Gbit está organizada em 65.536
páginas programáveis de 2.048 bytes cada.
A página inteira pode ser programada de uma só vez usando os dados
do buffer interno de 2.048 bytes.
O W25N01GV tem 1.024 blocos apagáveis.
O W25N01GV suporta a Interface Periférica Serial (SPI) padro, SPI
Dual/Quad I/O: Serial Clock,
Chip Select, Serial Data I/O0 (DI), I/O1 (DO), I/O2 (/WP) e I/O3
(/HOLD).
104MHz so suportados permitindo taxas de clock equivalentes de
208MHz (104MHz x 2) para I/O duplo e 416MHz
(104 MHz x 4) para as instruções de E/S Quad quando utilizadas as
instruções de E/S Dual/Quad de leitura rápida.
O W25N01GV fornece um novo modo de leitura contínua que permite o
acesso eficiente a toda a
Esta funcionalidade é ideal para aplicações de sombreamento de
código.
Um pin Hold, um pin Write Protect e uma proteço de gravaço
programável proporcionam maior flexibilidade de controle.
Além disso, o dispositivo suporta o fabricante padro JEDEC e ID do
dispositivo, um ID único de 2.048 bytes
página, uma página de parmetros de 2.048 bytes e dez páginas de OTP
de 2.048 bytes.
Gerenciamento de memória, ECC interno configurável pelo utilizador,
gesto de blocos defeituosos também esto disponíveis em
W25N01GV.
2. Características
• Nova família de memórias SpiFlash W25N
W25N01GV: 1G-bit / 128M-byte
O SPI padro: CLK, /CS, DI, DO, /WP,/Hold
¢ Dual SPI: CLK, /CS, IO0, IO1, /WP, /Hold
¢ Quad SPI: CLK, /CS, IO0, IO1, IO2, IO3
Comando de flash em série compatível com SPI
• Flash NAND Serial de mais alto desempenho
Relógios SPI padro/dual/quad de 104 MHz
¢ 208/416MHz equivalente Dual/Quad SPI
¢ taxa de transferência contínua de dados de 50 MB/s
Performance rápida de programaço/apagamento
¢ Mais de 100 000 ciclos de apagamento/programa
¢ Retenço de dados por mais de 10 anos
• Modo de leitura contínua eficiente (1)
Método alternativo ao modo de leitura do buffer
No há necessidade de emitir dados de página entre os comandos de
leitura
Permite acesso direto de leitura a toda a matriz
• Baixa potência, ampla gama de temperaturas
Alimentaço única de 2,7 a 3,6 V
‡ 25 mA corrente ativa, 10 μA corrente em espera
-40°C a +85°C
• Arquitetura flexível com blocos de 128KB
– Uniform 128K-Byte Block Erase
Métodos flexíveis de carregamento de dados de página
• Características Avançadas
¢ Em chip 1-bit ECC para matriz de memória
Os bits de estado do ECC indicam os resultados do ECC
¢ gesto de blocos deficiente e acesso LUT (II)
Proteço de gravaço de software e hardware
¢ Bloqueio da fonte de alimentaço e protecço OTP
2KB ID exclusivo e 2KB páginas de parmetros
10 páginas OTP de 2KB
• Embalagens eficientes em termos de espaço
¢ WSON 8x6 mm com 8 blocos
- 16 pinos SOIC 300 mil
- 24 bolas TFBGA 8x6 mm
¢ Contactar a Winbond para outras opções de pacote