[XILINX]
Descriço geral
A família Spartan®-6 fornece capacidades principais da integraço de
sistemas o mais baixo custo total para aplicações do volume alto. A
família do treze-membro entrega as densidades expandidas que variam
de 3.840 a 147.443 pilhas da lógica, com metade do consumo de
potência de famílias espartanos precedentes, e uma conectividade
mais rápida, mais detalhada. Construído em uma tecnologia de
processamento madura do cobre da baixa potência de 45 nanômetro que
entregue o equilíbrio ótimo do custo, do poder, e do desempenho, a
família Spartan-6 oferece novo, uma lógica dos mais eficiente,
duplo-registros 6 da entrada de consulta da tabela (LUT) e uma
seleço rica de blocos incorporados do sistema-nível. Estes incluem
18 ram do bloco do Kb (2 x Kb 9), fatias da segunda geraço DSP48A1,
controladores da memória de SDRAM, blocos aumentados da gesto do
pulso de disparo do misturado-modo, tecnologia de SelectIO™, blocos
de série de alta velocidade aperfeiçoados poder do transceptor,
blocos compatíveis do valor-limite do PCI Express®, modos avançados
da gesto do poder do sistema-nível, auto-detectam opções de
configuraço, e a segurança aumentada do IP com proteço de AES e de
ADN do dispositivo. Estas características fornecem uma alternativa
programável do custo de ponto baixo aos produtos feitos sob
encomenda de ASIC a acessibilidade inaudita. A oferta de Spartan-6
FPGAs a melhor soluço para projetos da lógica do volume alto,
consumidor-orientou projetos de DSP, e aplicações encaixadas
custo-sensíveis. Spartan-6 FPGAs so a fundaço programável do
silicone para as plataformas visadas do projeto que entregam os
componentes integrados do software e de hardware que permitem
desenhistas de se centrar sobre a inovaço assim que seu ciclo de
desenvolvimento começar.
Sumário de características de Spartan-6 FPGA
• Família Spartan-6:
• Spartan-6 LX FPGA: Lógica aperfeiçoada
• Spartan-6 LXT FPGA: Conectividade de série de alta velocidade
• Projetado para o baixo custo
• Blocos integrados eficientes múltiplos
• Seleço aperfeiçoada de padrões do I/O
• Almofadas desconcertadas
• Pacotes fio-ligados plásticos do volume alto
• Baixa estática e poder dinmico
• processo de 45 nanômetro aperfeiçoado para o custo e a baixa
potência
• Hibernar o modo do poder-para baixo para o poder zero
• Suspenda o modo mantém o estado e a configuraço com
multi-pino de alerta, realce do controle
• tenso do núcleo do Baixo-poder 1.0V (LX FPGAs, -1L únicos)
• Tenso do núcleo do elevado desempenho 1.2V (LX e LXT
-2, -3, e -4 da velocidade categorias de FPGAs,)
• Multi-tenso, bancos da relaço de SelectIO™ do multi-padro
• Taxa de transferência de dados de até 1.050 Mb/s pelo I/O
diferencial
• Movimentaço selecionável da saída, até 24 miliampères pelo pino
• 3.3V aos padrões e aos protocolos do I/O 1.2V
• Relações da memória barata de HSTL e de SSTL
• Conformidade quente da troca
• O I/O ajustável massacrou taxas para melhorar a integridade de
sinal
• Transceptores de série de alta velocidade de GTP no LXT FPGAs
• Até 3,125 Gb/s
• Incluir das relações de alta velocidade: Serial ATA, Aurora,
ethernet 1G, PCI Express, OBSAI, CPRI, EPON, GPON, DisplayPort, e
XAUI
• Bloco integrado do valor-limite para os projetos de PCI Express
(LXT)
• Apoio de tecnologia barato de PCI® compatível com os 33
megahertz, 32 - e especificaço 64-bit.
• Fatias DSP48A1 eficientes
• Tratamento dos sinais de capacidade elevada da aritmética e
• Rapidamente multiplicador 18 x 18 e acumulador mordido 48
• Capacidade de canalizaço e de conexo em cascata
• Pre-adicionador para ajudar a aplicações do filtro (continue…)