

Add to Cart
I/O programável 256 LE TQFP-100 da família 78 de Fpga LCMXO256C-3TN100C MachXO
Especificações
Atributo de produto | Valor de atributo |
---|---|
Estrutura | |
Categoria de produto: | FPGA - Disposiço de porta programável do campo |
LCMXO256C | |
256 LE | |
I/O 78 | |
1,71 V | |
3,465 V | |
0 C | |
+ 85 C | |
SMD/SMT | |
TQFP-100 | |
Bandeja | |
Tipo: | Estrutura |
RAM distribuído: | kbit 2 |
Altura: | 1,4 milímetros |
Comprimento: | 14 milímetros |
Frequência de funcionamento máxima: | 500 megahertz |
Número de blocos da disposiço de lógica - laboratórios: | LABORATÓRIO 32 |
Corrente da fonte de funcionamento: | 13 miliampères |
Tenso de fonte do funcionamento: | 1,8 V/2.5 V/3.3 V |
Descriço
O MachXO é aperfeiçoado para cumprir as exigências das aplicações endereçadas tradicionalmente por CPLDs
e baixa capacidade FPGAs: lógica da colagem, ônibus que constrói uma ponte sobre, conexo de ônibus, controle de ligaço inicial, e lógica de controle.
Estes dispositivos reunem as melhores características de dispositivos de CPLD e de FPGA em uma única microplaqueta
Características
• Permanente, infinitamente reconfigurável
• Imediato-– em poderes acima nos microssegundos
• A única microplaqueta, nenhuma memória externo da configuraço exigiu
• Segurança excelente do projeto, nenhum córrego mordido a interceptar
• Reconfigure SRAM baseou a lógica nos milissegundos
• SRAM e porto direto programável da memória permanente JTAG
• Programaço do fundo dos apoios da memória no temporária
• Modo de sono
• Permite até a reduço 100x atual estática
• Reconfiguraço de TransFR™ (TFR)
• atualizaço da lógica do Em-campo quando o sistema se operar
• I/O alto densidade da lógica
• 256 a 2280 LUT4s
• 73 a 271 I/Os com opções extensivas do pacote
• A migraço da densidade apoiou
• Empacotamento complacente sem chumbo/RoHS
• Memória encaixada e distribuída
• Bloco encaixado sysMEM™ RAM de até 27,6 Kbits
• Até 7,7 Kbits distribuíram RAM
• Lógica de controle dedicada do FIFO
• Amortecedor flexível do I/O
• O amortecedor programável do sysIO™ apoia a vasta gama de relações:
• LVCMOS 3.3/2.5/1.8/1.5/1.2
• LVTTL
• PCI
• LVDS, ônibus-LVDS, LVPECL, RSDS
• sysCLOCK™ PLLs
• Até dois PLLs análogo pelo dispositivo
• O pulso de disparo multiplica, divide-se, e deslocador
• Apoio nivelado do sistema
• Varredura do limite do padro 1149,1 de IEEE
• Oscilador a bordo
• Os dispositivos operam-se com fonte de alimentaço de 3,3 V, de 2,5 V, de 1,8 V ou de 1,2 V
• Programmin complacente do em-sistema de IEEE 1532
Guia de troca
Shiping | Período de entrega | Para as peças do em-estoque, as ordens so calculadas para enviar
para fora em 3 dias. Uma vez que enviado, calculado prazo de
entrega depende do abaixo portadores que você escolheu: |
Taxas de envio | Após ter confirmado a ordem, nós avaliaremos os custos de envio baseados no peso dos bens | |
Opço de envio | Nós fornecemos DHL, Fedex, EMS, SF expresso, e o transporte internacional registrado do correio aéreo. | |
Seguimento do transporte | Nós notificá-lo-emos pelo e-mail com número de referência uma vez que a ordem é enviada. | |
Retorno garantia | Retorno | Os retornos so aceitados normalmente quando terminados no prazo de 30 dias da data da expediço. As peças devem ser no utilizadas e no empacotamento original. O cliente tem que tomar a carga para o transporte. |
Garantia | Todas as compras de Retechip vêm com uma política do retorno do dinheiro-para trás de 30 dias, esta garantia no se aplicará a nenhum artigo onde os defeitos foram causados pela operaço imprópria do conjunto, da falha pelo cliente seguir instruções, de produto da alteraço, a negligente ou a imprópria do cliente | |
Pedir | Pagamento | T/T, Paypal, carto de crédito inclui o visto, mestre, americano Expresso. |