

Add to Cart
MT48LC16M16A2P-6A A TI: Chip de memória 256 Mbit 167MHz 135mA 7.5ns TSOP-54 da gole de G
Especificações
Atributo de produto | Valor de atributo |
---|---|
bocado 16 | |
16 M x 16 | |
Código de FBGA | D9NNF |
167 megahertz | |
7,5 ns | |
3,6 V | |
3 V | |
135 miliampères | |
- 40 C | |
+ 85 C |
Descriço
Geralmente, os dispositivos de 256Mb SDRAM (16 megohns bancos de x 4 x 4, 8 megohns bancos de x 8 x 4, e 4 megohns bancos de x 16 x 4) so GOLE do quadrilátero-banco que se operam em 3.3V e se incluem uma relaço síncrono. Todos os sinais so registrados na borda positiva do sinal de pulso de disparo, CLK. Cada um dos bancos mordidos de x4 67.108.864 é organizado como 8192 colunas das fileiras em 2048 por 4 bocados. Cada um dos bancos mordidos de x8 67.108.864 é organizado como 8192 colunas das fileiras em 1024 por 8 bocados. Cada um dos bancos mordidos de x16 67.108.864 é organizado como 8192 fileiras por 512 colunas por 16 bocados.
Lido e para escrever os acessos a SDRAM exploso-so orientados; os acessos começam em um lugar selecionado e continuam para um número programado de lugar em uma sequência programada. Os acessos começam com o registro de um comando ATIVO, seguido por uma LIDA ou ESCREVEM o comando. Os bocados do endereço registraram coincidente com o comando ATIVO so usados para selecionar o banco e fileira a ser alcançada (BA0 e BA1 selecionam o banco, [12:0] selecionam a fileira). Os bocados do endereço (x4: [9:0], A11; x8: [9:0]; x16: [8:0]) registrou coincidente com LIDA ou ESCREVEM o comando so usados para selecionar o lugar começando da coluna para o acesso da exploso.
Antes da operaço normal, SDRAM deve ser inicializado. As seguintes seções fornecem a iniciaço do dispositivo da coberta da informações detalhadas, a definiço do registro, as descrições do comando, e a operaço do dispositivo.
Tabela de endereço
Características
• PC100- e PC133-compliant
• Inteiramente síncrono; todos os sinais se registraram na borda positiva do pulso de disparo de sistema
• Operaço interna, canalizada; o endereço de coluna pode ser mudado cada ciclo de pulso de disparo
• Bancos internos para o acesso/pré-carga escondendo da fileira
• Comprimentos estourados programáveis: 1, 2, 4, 8, ou págiana inteira
• A auto pré-carga, inclui a auto pré-carga simultnea e o automóvel refresca modos
• O auto refresca o modo (no disponível sobre em dispositivos)
• O automóvel refresca
– 64ms, ciclo 8192 para refrescar (comercial e industrial)
– 16ms, o ciclo 8192 refrescam (automotivo)
• entradas e saídas LVTTL-compatíveis
• Única fonte de alimentaço de 3.3V ±0.3V
Guias de troca
Transporte | Período de entrega | Para as peças do em-estoque, as ordens so calculadas para
enviar para fora em 3 dias. |
Taxas de envio | Após ter confirmado a ordem, nós avaliaremos os custos de envio baseado no peso dos bens | |
Opço de envio | Nós fornecemos DHL, Fedex, EMS, SF expresso, e registrado Transporte internacional do correio aéreo. | |
Seguimento do transporte | Nós notificá-lo-emos que pelo e-mail com número de referência peça uma vez é enviado. | |
Retorno garantia | Retorno | Os retornos so aceitados normalmente quando terminados dentro de 30 dias da data da expediço. As peças devem ser no utilizadas e dentro empacotamento original. O cliente tem que tomar a carga para transporte. |
Garantia | Todas as compras de Retechip vêm com um dinheiro-para trás de 30 dias a política do retorno, esta garantia no se aplicará a nenhum artigo de onde os defeitos foram causados pelo conjunto impróprio do cliente, falha pelo cliente seguir instruções, produto operaço da alteraço, a negligente ou a imprópria | |
Pedir |
Pagamento
| T/T, Paypal, carto de crédito inclui o visto, mestre, americano Expresso. |