Microplaqueta de 10AX090N3F40I2LG 0.87V ALTERA FPGA

Payment Terms:T/T, Western Union, Paypal, segurança de comércio, cartão de crédito
Number modelo:10AX090N3F40I2LG
Quantidade de ordem mínima:1 PCS
Capacidade da fonte:118 PCes
Prazo de entrega:3-5 dia
Detalhes de empacotamento:Empacotamento do standard internacional
Contate

Add to Cart

Dos Estados-activa
Shenzhen Guangdong China
Endereço: R1811, B Bldg, torre de Jiahe, No.3006 Shennan Rd meados de, Shenzhen, China
Fornecedor do último login vezes: No 27 Horas
Detalhes do produto Perfil da empresa
Detalhes do produto

Microplaqueta FBGA-1517 Arria de 10AX090N3F40I2LG ALTERA FPGA 10 GX 900

 

TIPO
DESCRIÇO
Categoria
Encaixado - FPGAs (disposiço de porta programável do campo)
Mfr
Intel
Série
Arria 10 GX
Pacote
Bandeja
Estado da parte
Ativo
Tenso - fonte
0.87V ~ 0.93V
Montando o tipo
Montagem de superfície
Temperatura de funcionamento
-40°C ~ 100°C (TJ)
Pacote/caso
1517-BBGA, FCBGA
Pacote do dispositivo do fornecedor
1517-FCBGA (40x40)
Número de laboratórios/CLBs
339620
Número de elementos de lógica/pilhas
900000
RAM Bits total
59234304
Número de I/O
600

 

O sumário de Intel Arria 10 caracteriza
• Tecnologia de processamento do nanômetro SoC de TSMC 20
• Permite a operaço a nível VCC mais baixo de 0,82 V em vez das 0,9 tensões padro do núcleo VCC de V
• 1,0 milímetros de empacotamento Fineline do bola-passo BGA
• 0,8 milímetros de empacotamento ultra Fineline do bola-passo BGA
• Dispositivos múltiplos com pegadas idênticas do pacote para a migraço sem emenda entre densidades diferentes de FPGA
• Os dispositivos com pegadas compatíveis do pacote permitem a migraço parte alta Stratix® da próxima geraço 10 dispositivos
• RoHS, leaded (1), e opções (Pb-livres) sem chumbo
• 8 entrada aumentada ALM com quatro registros
• Multi-trilha melhorada que distribui a arquitetura para reduzir a congesto e melhorar o tempo de compilaço
• Arquitetura cronometrando do núcleo hierárquico
• Reconfiguraço parcial de gros finos
• Blocos de memória de M20K-20-Kb com código de correço de erros duro (CCE)
• Bloco da disposiço de lógica da memória (MLAB) — memória 640-bit
• Apoio nativo para níveis da preciso do tratamento dos sinais de 18 x de 19 a de 54 x de 54
• Apoio nativo para um modo de 27 x 27 multiplicadores
• acumulador e cascata 64-bit para respostas de impulso finitas sistólicas (abetos)
• Bancos de memória internos do coeficiente
• Preadder/subtrator para a eficiência melhorada
• Registro adicional do encanamento para aumentar o desempenho e reduzir o poder

• Aritmética da vírgula flutuante dos apoios:
— Execute a multiplicaço, adiço, subtraço, multiplicar-adicione-a, multiplicar-subtraia-a, e multiplicaço complexa.
— Multiplicaço dos apoios com capacidade da acumulaço, soma da cascata, e capacidade da subtraço da cascata.
— Controle de restauraço dinmico do acumulador.
— O ponto direto do vetor do apoio e o encadeamento complexo da multiplicaço multiplicam blocos da vírgula flutuante DSP.



 

 

China Microplaqueta de 10AX090N3F40I2LG 0.87V ALTERA FPGA supplier

Microplaqueta de 10AX090N3F40I2LG 0.87V ALTERA FPGA

Inquiry Cart 0