GOLE DDR3 H5TC2G63GFR-PBA síncrono programável de CAS 128M

Payment Terms:T/T
Number modelo:H5TC2G63GFR-PBA
Lugar de origem:Formosa
Quantidade de ordem mínima:10pcs
Capacidade da fonte:100800PCS/WEEK
Prazo de entrega:2-3days
Contate

Add to Cart

Dos Estados-Site
Shenzhen Guangdong China
Endereço: 3418, Duhuixuan, avenida de Shennan, distrito de Futian, Shenzhen, província de Guangdong, China
Fornecedor do último login vezes: No 25 Horas
Detalhes do produto Perfil da empresa
Detalhes do produto

 

1.Description
O H5TQ2G83GFR-xxC, H5TQ2G63GFR-xxC, H5TQ2G83GFR-xxI, H5TQ2G63GFR-xxI, H5TQ2G83GFR? o xxL, H5TQ2G63GFR-xxL, H5TQ2G83GFR-xxJ, H5TQ2G63GFR-xxJ é uns 2.147.483.648 dados do dobro do CMOS do bocado
GOLE síncrono da taxa III (DDR3), serida idealmente para as aplicações da memória central que exige grande
densidade de memória e largura de banda alta. Referência das operações inteiramente síncronos da oferta de SK Hynix 2Gb DDR3 SDRAMs? erenced s bordas de aumentaço e de queda do pulso de disparo. Quando todos os endereços e entradas de controle forem travados sobre
as bordas de aumentaço das CK (bordas de queda das CK), de dados, estroboscópios dos dados e para escrever entradas das máscaras dos dados so
provado em bordas de aumentaço e de queda dele. Os trajetos de dados internamente so canalizados e de 8 bits prefetched
para conseguir a largura de banda muito alta.

2.FEATURES
* este produto em conformidade com a diretriz orientadora de RoHS.
• VDD=VDDQ=1.5V +/- 0.075V
• Operaço das entradas de pulso de disparo inteiramente diferencial (CK, CK)
• Estroboscópio diferencial dos dados (DQS, DQS)
• No DLL da microplaqueta alinhe a transiço de DQ, de DQS e de DQS com as CK
transiço
• As máscaras do DM escrevem dados- na aumentaço e na queda
bordas do estroboscópio dos dados
• Todos os endereços e entradas de controle exceto dados,
estroboscópios dos dados e máscaras dos dados travadas no
bordas de aumentaço do pulso de disparo
• Latência programável 5 de CAS, 6, 7, 8, 9, 10, 11, 12, 13
e 14 apoiados
• Latência aditiva programável 0, CL-1, e CL-2
apoiou
• Latência programável de CAS Write (CWL) = 5, 6, 7, 8
9 e 10
• Comprimento estourado programável 4/8 com ambos mordidela
modo sequencial e da intercalaço
• Interruptor do BL sobre - - mosca

8banks
• A média refresca o ciclo (Tcase 0 OC ~ 95 OC)
- 7,8 µs em 0OC ~ 85 OC
- 3,9 µs em 85OC ~ 95 OC
Temperatura comercial (0OC ~ 95 OC)
Temperatura industrial (-40OC ~ 95 OC)
• JEDEC 78ball padro FBGA (x8), 96ball FBGA (x16)
• Força do motorista selecionada por EMRS
• A dinmica na terminaço do dado apoiou
• O pino RESTAURADO assíncrono apoiou
• A calibraço de ZQ apoiou
• TDQS (estroboscópio dos dados da terminaço) apoiado (x8 únicos)
• Escreva Levelization apoiado
• bocado 8 pre
4.Why escolhem-nos?

100% novo e originao com preço da vantagem
Eficiência elevada
Entrega rápida
Serviço profissional da equipe
10 anos experimentam componentes eletrônicos
Agente dos componentes eletrônicos
Desconto logístico da vantagem
Serviço pós-venda excelente

China GOLE DDR3 H5TC2G63GFR-PBA síncrono programável de CAS 128M supplier

GOLE DDR3 H5TC2G63GFR-PBA síncrono programável de CAS 128M

Inquiry Cart 0